新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的脈沖壓縮仿真與實現(xiàn)

基于FPGA的脈沖壓縮仿真與實現(xiàn)

作者: 時間:2009-06-19 來源:網(wǎng)絡(luò) 收藏

對該匹配濾波器波形,輸入數(shù)據(jù)為MATLAB的12位數(shù)據(jù),由于該濾波器做的是50x50點的卷積.所以輸出數(shù)據(jù)為50+50-1=99個,波形如圖6所示。

4 結(jié)論
通過仿真分析過程和調(diào)試驗驗證整個設(shè)計.可看出利用基于分布式算法能夠大大減少數(shù)字的運算量,提高效率。由于匹配濾波器的系數(shù)是以中心,點對稱的,所以可采用線性相位FIR濾波器在中的實現(xiàn)算法,這樣同等性能的濾波器設(shè)計可減小一半的硬件規(guī)l模。同時,還可通過分時復(fù)用嵌入式乘法器來實現(xiàn)卷積,這樣就會節(jié)省更多的邏輯單元,并且有能力實現(xiàn)更多功能。

脈沖點火器相關(guān)文章:脈沖點火器原理

上一頁 1 2 3 下一頁

關(guān)鍵詞: FPGA 脈沖壓縮 仿真

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉