新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的多通道校準(zhǔn)算法的同步實(shí)現(xiàn)

基于FPGA的多通道校準(zhǔn)算法的同步實(shí)現(xiàn)

作者: 時(shí)間:2009-07-15 來(lái)源:網(wǎng)絡(luò) 收藏

  布局布線后的仿真波形如圖4、圖5所示。

  從仿真結(jié)果(圖4,圖5)和ISE 8.2i的綜合報(bào)告可知,該校正模塊的最高時(shí)鐘頻率達(dá)到102.5MHz。

  最后,由MATLAB仿真和布局布線后仿真得到的權(quán)值,經(jīng)過(guò)MATLAB仿真形成新的方向圖,如圖6所示,可以看出,兩種方向圖基本一致。因此,基于同步的實(shí)現(xiàn)完全符合系統(tǒng)要求。

  結(jié)語(yǔ)

  由于數(shù)據(jù)時(shí)鐘的同步是FPGA 芯片設(shè)計(jì)實(shí)現(xiàn)的一個(gè)常見(jiàn)問(wèn)題,也是一個(gè)重點(diǎn)和難點(diǎn),很多設(shè)計(jì)不穩(wěn)定都是源于數(shù)據(jù)時(shí)鐘的同步有問(wèn)題。而本文提出了解決這一問(wèn)題的時(shí)鐘同步方法,并在硬件上很好地實(shí)現(xiàn)了,極大提高了系統(tǒng)穩(wěn)定性。


上一頁(yè) 1 2 3 4 下一頁(yè)

關(guān)鍵詞: FPGA 多通道 校準(zhǔn) 算法

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉