新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的OPB_AHB總線橋接器的設(shè)計(jì)

基于FPGA的OPB_AHB總線橋接器的設(shè)計(jì)

作者: 時(shí)間:2010-08-31 來源:網(wǎng)絡(luò) 收藏

  在主設(shè)備從虛擬從設(shè)備讀取數(shù)據(jù)時(shí), SOPB_RNW為高電平,作為 AHB上的主設(shè)備將AHB_mem存儲(chǔ)器的數(shù)據(jù)通過 AHB_Rdata讀取到Sl_Dbus數(shù)據(jù)上,并在 WData.txt文件中顯示出來,仿真結(jié)果如圖 3 (b)所示。


圖3 (b) OPB2AHB_Brg讀數(shù)據(jù)仿真波形


  5.2 AHB2OPB_Brg的驗(yàn)證

  AHB2OPB_Brg驗(yàn)證平臺(tái)主要分為測(cè)試激勵(lì),被測(cè)對(duì)象以及響應(yīng)輸出三部分。測(cè)試過程為:首先對(duì)測(cè)試激勵(lì)進(jìn)行初始化,產(chǎn)生時(shí)鐘信號(hào)和復(fù)位信號(hào)及控制信號(hào),然后向虛擬 OPB從設(shè)備(mem存儲(chǔ)器)寫數(shù)據(jù),寫完數(shù)據(jù)后等待一段時(shí)間在進(jìn)行讀取數(shù)據(jù)操作。在ModelSim中仿真結(jié)果如圖 4所示。

  通過觀察,當(dāng)寫信號(hào)時(shí), AHB_WData數(shù)據(jù)上的數(shù)據(jù)能夠正確的寫入到虛擬從設(shè)備 OPB_mem中,當(dāng)讀信號(hào)有效時(shí),虛擬從誒設(shè)備 OPB_mem中的數(shù)據(jù)能夠正確通過 OPB_Dbus傳輸?shù)紸HB_RData上。

  6.結(jié)束語

  本文在分析了 AMBA總線協(xié)議和 OPB總線協(xié)議的基礎(chǔ)上,給出了的設(shè)計(jì)和驗(yàn)證方案。本文作者創(chuàng)新點(diǎn)是采用同步設(shè)計(jì)和流水線設(shè)計(jì)方法,能夠正確的轉(zhuǎn)換 OPB總線與 AHB總線之間的數(shù)據(jù)、地址、控制信號(hào),提高了系統(tǒng)的運(yùn)行速度和穩(wěn)定性。最后通過 Xilinx的ISE綜合和時(shí)序仿真,最高頻率達(dá)到 100MHZ,并導(dǎo)入到 EDK環(huán)境中,選擇MicroBlaze軟核處理器構(gòu)建 SoC系統(tǒng),實(shí)現(xiàn) OPB與AHB總線協(xié)議的互連。


上一頁 1 2 3 下一頁

關(guān)鍵詞: OPB_AHB FPGA 總線 橋接器

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉