新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的語音存儲與回放系統(tǒng)設計

基于FPGA的語音存儲與回放系統(tǒng)設計

作者: 時間:2011-03-14 來源:網(wǎng)絡 收藏

  2.6 帶通濾波器和功率放大器

  帶通濾波器2如圖7所示。放大器2和功率放大器如圖8所示。圖6、圖7、圖8連接起來就可以獲得音頻信號。

帶通濾波器2

圖7 帶通濾波器2

放大器2和功率放大器

圖8 放大器2和功率放大器

  3 數(shù)字化系統(tǒng)軟件電路

  3.1 外部接線

  外部接線如圖9所示。clk24m接24MHz晶振,cp接圖4 ADC0809 ADC電路,yy[7..0]接圖1.5 HM628128D,res接按鍵開關res為0時地址復位為0,wo接高低電平開關wo為0錄音wo為1放音,stat接高低電平開關,開始錄音或放音。dout[7..O]接圖6,wr、read、adr[16..O]接圖5HM628128D,bz接發(fā)光指示燈顯示錄音或放音工作狀態(tài),其余端接圖4 ADC0809 ADC電路。

FPGA外部接線

圖9 外部接線

  4 結論

  此課題的創(chuàng)新點在于用FPGA控制數(shù)字化,取代了以往用單片機去控制;同時此課題綜合了數(shù)電、模電、DAC、CAD、FPGA等多方面電子知識,對學生做課程設計、電子實驗有著很大的實用性。同時此課題可作為產(chǎn)品開發(fā),成本低、可靠性高,將會有一定的市場。


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區(qū)

關閉