新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的多路圖像采集系統(tǒng)的軟件設(shè)計(jì)

基于FPGA的多路圖像采集系統(tǒng)的軟件設(shè)計(jì)

作者: 時(shí)間:2011-04-06 來(lái)源:網(wǎng)絡(luò) 收藏

3 ITU656解碼
ITU656解碼模塊根據(jù)ITU656標(biāo)準(zhǔn)將4:2:2的數(shù)據(jù)流解碼成ITU656標(biāo)準(zhǔn)視頻流。ITU656并行接口除了傳輸4:2:2的YCbCr視頻流外,還有行、場(chǎng)同步所用的控制信號(hào)。PAL制式的圖像一幀有625行,每秒掃描25幀;每行數(shù)據(jù)由1128字節(jié)的數(shù)據(jù)塊組成。其中,PAL制式23~311行是偶數(shù)場(chǎng)視頻數(shù)據(jù),312~552行是奇數(shù)場(chǎng)視頻數(shù)據(jù),其余為垂直控制信號(hào)。
圖3為ITU656每行的數(shù)據(jù)結(jié)構(gòu)。每行數(shù)據(jù)包含水平控制信號(hào)和YCbCr視頻數(shù)據(jù)信號(hào)。視頻數(shù)據(jù)字是以27兆字/秒的速率傳送的,其順序是:Cb,Y,Cr,Y,Cb,Y,Cr,…其中,Cb,Y.Cr這3個(gè)字指的是同址的亮度和色差信號(hào)取樣,后面的Y字對(duì)應(yīng)于下一個(gè)亮度取樣。每行開始的288字節(jié)為行控制信號(hào),開始的4字節(jié)為EAV信號(hào)(有效視頻結(jié)束),緊接著280個(gè)固定填充數(shù)據(jù),最后是4字節(jié)的SAV信號(hào)(有效視頻起始)。

本文引用地址:http://2s4d.com/article/191256.htm

e.JPG


SAV和EAV信號(hào)有3字節(jié)的前導(dǎo):FF、FF、00;最后1字節(jié)XY表示該行位于整個(gè)數(shù)據(jù)幀的位置及如何區(qū)分SAV、EAV。在每個(gè)時(shí)鐘的上升沿讀取從解碼芯片傳來(lái)的8位數(shù)據(jù)。當(dāng)檢測(cè)到一行數(shù)據(jù)的開始標(biāo)志FF0000XY時(shí),檢測(cè)到SAV信號(hào)或EAV信號(hào),提取H、F、V信號(hào)。然后發(fā)出開始命令,同時(shí)開啟行列計(jì)數(shù)器,開始對(duì)接下來(lái)的圖像數(shù)據(jù)進(jìn)行解碼,根據(jù)每個(gè)8位數(shù)據(jù)自身帶的信息,判斷該數(shù)據(jù)為Y,Cr還是Cb,從而得到Y(jié),Cr,Cb各分量的值。解碼流程如圖4所示。

f.JPG



4 幀存儲(chǔ)控制器與LCD/VGA顯示控制器的設(shè)計(jì)
4.1 數(shù)據(jù)格式的轉(zhuǎn)換
根據(jù)前面第2節(jié)的介紹,從ITU656解碼模塊出來(lái)的數(shù)據(jù)為8位4:2:2的YUV空間圖像數(shù)據(jù),而LCD/VGA顯示器只能接收RGB數(shù)據(jù)。因?yàn)閅-CrCb4:2:2格式不能直接轉(zhuǎn)換為RGB,所以需要先轉(zhuǎn)換為YCrCb4:4:4格式。
我們知道解碼芯片得到的視頻數(shù)據(jù)是順序?yàn)镃b,Y,Cr,Y,Cb,Y,Cr,……的序列,存儲(chǔ)的時(shí)候?qū)⒁粋€(gè)Y與一個(gè)C(Cb或Cr)結(jié)合起來(lái)組成一個(gè)16位的數(shù)據(jù)。而當(dāng)數(shù)據(jù)被讀出來(lái)時(shí)就要將這些視頻數(shù)據(jù)轉(zhuǎn)換為每個(gè)像素占24位(Y、Cb、Cr各占8位)的4:4:4的數(shù)據(jù)流。4:2:2到4:4:4的轉(zhuǎn)換采用最簡(jiǎn)單的插值算法,在采樣的時(shí)候,每隔一個(gè)像素才采一次色度值(Cb和Cr)。在轉(zhuǎn)化時(shí),直接將前一個(gè)有色度信息的像素點(diǎn)
的Cr以及Cb的值直接賦給后一個(gè)像素的Cr和Cb,這樣就能得到4:4:4的像素?cái)?shù)據(jù),每個(gè)像素占用24位位寬。
4.2 幀存儲(chǔ)控制器
作為系統(tǒng)的重要組成部分,幀存儲(chǔ)控制器主要用來(lái)進(jìn)行有效數(shù)據(jù)的緩存。視頻數(shù)據(jù)在1的控制下乒乓寫入兩片SRAM。乒乓技術(shù)應(yīng)用的關(guān)鍵在于乒乓切換信號(hào)frame的產(chǎn)生,本系統(tǒng)中根據(jù)視頻解碼芯片的奇偶場(chǎng)信號(hào)RTS0來(lái)產(chǎn)生幀切換frame信號(hào),也就是一個(gè)RTS0周期切換一次。一個(gè)RTS0周期由一個(gè)奇場(chǎng)和一個(gè)偶場(chǎng)組成,是一副完整的畫面。當(dāng)frame為1是,通過計(jì)數(shù)器的計(jì)數(shù)截取最終顯示所需要的有效的像素點(diǎn)信息按照SRAM的控制時(shí)序?qū)懭隨RAM1,同樣當(dāng)frame為0時(shí),將對(duì)應(yīng)的像素信息寫入SRAM2,如圖5所示。

g.JPG


系統(tǒng)加電的同時(shí),4片視頻解碼芯片同時(shí)工作,為了保證數(shù)據(jù)采集的準(zhǔn)確性和顯示的同步性,系統(tǒng)內(nèi)生成一個(gè)八倍于像素時(shí)鐘的寫時(shí)鐘信號(hào)write_clk,這樣,在一個(gè)像素時(shí)鐘周期,寫時(shí)鐘信號(hào)已經(jīng)過了八個(gè)周期,而每?jī)蓚€(gè)周期分別完成一路圖像數(shù)據(jù)的寫過程。
由于SRAM是一維存儲(chǔ)空間,一個(gè)地址對(duì)應(yīng)一個(gè)數(shù)據(jù)。所以在寫入數(shù)據(jù)時(shí)將SRAM的地址空間劃分為4段,每一段用來(lái)存儲(chǔ)一路圖像數(shù)據(jù)。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉