新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于SOPC的PCI總線高速數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)

基于SOPC的PCI總線高速數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)

作者: 時(shí)間:2012-02-07 來(lái)源:網(wǎng)絡(luò) 收藏

2.1 系統(tǒng)實(shí)現(xiàn)
接口的內(nèi)部結(jié)構(gòu)如圖2所示。實(shí)現(xiàn)DMA傳輸系統(tǒng)使用到4類(lèi)功能模塊,分別是實(shí)現(xiàn)橋邏輯的pci_comiler組件(pci_c ompiler)、負(fù)責(zé)數(shù)據(jù)傳輸?shù)腄MA控制器(dma)、控制整個(gè)的NiosII處理器(cpu)及其數(shù)據(jù)程序存儲(chǔ)器(onchip_mem),以及和外部用戶邏輯通信的接口模塊(BA1、DMARD和datardy),上述組件通過(guò)avalon連接在一起組成SOPC。

本文引用地址:http://2s4d.com/article/190791.htm

b.JPG


PCI總線DMA傳輸系統(tǒng)功能模塊之間的交互過(guò)程如圖3所示,過(guò)程描述如下:
(1)CPU等待PC使能DMA傳輸,PC使能DMA后,執(zhí)行(2);
(2)PC等待乒乓RAM的數(shù)據(jù)準(zhǔn)備好信號(hào),數(shù)據(jù)準(zhǔn)備好后,執(zhí)行(3);
(3) CPU將DMA的讀/寫(xiě)地址和傳輸長(zhǎng)度參數(shù)寫(xiě)入DMA控制器中,使能DMA控制器,DMA控制器開(kāi)始數(shù)據(jù)傳輸,即讀口通過(guò)DMARD接口從RAM中讀數(shù),寫(xiě)口將數(shù)據(jù)寫(xiě)到PCI橋,PCI橋?qū)?shù)據(jù)送至PCI總線;
(4)當(dāng)傳輸結(jié)束后,DMA控制器產(chǎn)生一個(gè)中斷(IRQ1)送CPU;
(5)CPU判斷傳輸是否完成,傳輸完成則通過(guò)PCI橋向PC發(fā)送中斷,并執(zhí)行(1),開(kāi)始下一次DMA傳輸;
(6)PCI總線發(fā)生異常時(shí),PCI橋邏輯中斷CPU,CPU查詢異常狀態(tài),并自動(dòng)從異常中恢復(fù)。



評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉