新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于EDA技術(shù)的數(shù)字系統(tǒng)設(shè)計

基于EDA技術(shù)的數(shù)字系統(tǒng)設(shè)計

作者: 時間:2012-02-22 來源:網(wǎng)絡(luò) 收藏

g.jpg
③七段顯示譯碼電路的設(shè)計 七段顯示譯碼電路將4位矢量轉(zhuǎn)換為點亮LED 7段顯示數(shù)碼管a~g的信號。其VHDL程序如下:
h.jpg
i.jpg
使用Max+Plus II的文本輸入方式分別完成八進(jìn)制計數(shù)器、選擇電路、七段顯示譯碼電路各部分程序的輸入,進(jìn)行編譯、仿真,最后生成各部分的默認(rèn)電路符號。然后在原理圖編輯器中調(diào)用各電路符號,按圖2所示完成顯示模塊原理圖的設(shè)計。對顯示模塊的原理圖進(jìn)行編譯,并生成默認(rèn)的顯示模塊電路符號display。

本文引用地址:http://2s4d.com/article/190730.htm

j.jpg


3)系統(tǒng)電路的設(shè)計 二十四進(jìn)制計數(shù)器及顯示系統(tǒng)采用原理圖輸入方式完成,在原理圖編輯器中調(diào)用計數(shù)器模塊CNT24和顯示模塊displ ay電路符號,完成其頂層原理圖的設(shè)計,如圖3所示。對該電路進(jìn)行編譯、仿真,得到圖4所示仿真結(jié)果。最后通過編程器或下載電纜將設(shè)計結(jié)果下載到目標(biāo)芯片CPLD中,連接硬件電路驗證設(shè)計結(jié)果符合功能要求。

4 結(jié)束語
技術(shù)徹底改變了數(shù)字系統(tǒng)的設(shè)計方法和實現(xiàn)手段,使電子系統(tǒng)的設(shè)計由硬件設(shè)計轉(zhuǎn)變?yōu)橐訴HDL語言為核心的編程設(shè)計,借助于國際標(biāo)準(zhǔn)的VHDL語言和強(qiáng)大的工具,使電子系統(tǒng)的設(shè)計變得思路簡單,功能明了。使用CPLD可以反復(fù)進(jìn)行硬件實驗,降低了硬件電路的復(fù)雜程度,且設(shè)計電路的保密性強(qiáng)。通過修改程序可方便地修改設(shè)計,提高了設(shè)計的靈活性,縮短了設(shè)計周期,提高設(shè)計的效率。


上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉