基于DSP+FPGA的高精度程控交流電源設(shè)計(jì)
圖5示出動(dòng)態(tài)變化時(shí)uo波形。圖5a中uo由100 Hz/80 V逐漸向250 Hz/200 V變化,圖5b中uo在100Hz/240 V和200 Hz/120 V之間交替變化。
5 結(jié)論
實(shí)驗(yàn)結(jié)果表明,該方案較好地實(shí)現(xiàn)了復(fù)雜測(cè)試對(duì)交流電源的需求。采用先進(jìn)的DDS技術(shù),實(shí)現(xiàn)輸出精度高、波形輸出靈活等性能,利用EDA方法,將實(shí)現(xiàn)任意波形的DDS關(guān)鍵核心部分集成在FPGA芯片內(nèi),大大簡(jiǎn)化了電路,降低了成本,提高了可靠性。采用正弦調(diào)制技術(shù),實(shí)現(xiàn)了輸出功率大、諧波含量低等性能。通過(guò)實(shí)際測(cè)試,取得了比較理想的效果,完全符合設(shè)計(jì)要求。
評(píng)論