新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA高階FIR濾波器的實現(xiàn)

基于FPGA高階FIR濾波器的實現(xiàn)

作者: 時間:2012-05-22 來源:網(wǎng)絡(luò) 收藏

將經(jīng)過兩種改進型DA算法結(jié)構(gòu)濾波未經(jīng)截取的38位輸出數(shù)據(jù),及經(jīng)截取的32.24位的輸出數(shù)據(jù)寫入文本,用Matlab讀取數(shù)據(jù)并進行幅頻和相頻特性仿真,得到此改進型DA算法結(jié)構(gòu)的效果一致。圖13為經(jīng)過改進型DA算法結(jié)構(gòu)濾波后的三組數(shù)據(jù)幅頻和相頻特性以及Matlab未經(jīng)量化的幅頻和相頻特性,由圖13可知,經(jīng)過后的輸出數(shù)據(jù)的相頻和幅頻特性明顯優(yōu)于輸入信號;且輸出的四組數(shù)據(jù)的幅頻和相頻特性幾乎是相同的,但資源消耗得到了優(yōu)化。

b.JPG

4 結(jié)語

本文詳細(xì)介紹了數(shù)字普通DA算法的實現(xiàn)結(jié)構(gòu),進而提出了改進型DA算法的實現(xiàn)結(jié)構(gòu)。利用Matlab軟件分析了濾波器的精度隨濾波器系數(shù)量化位數(shù)的變化關(guān)系,在濾波器系數(shù)的量化位數(shù)為16時,濾波器精度和所消耗資源達到最優(yōu)。并采用Xilinx公司的‘-10’的xc4vsx55芯片,對64階濾波器的兩種改進型DA算法結(jié)構(gòu)進行仿真,仿真結(jié)果表明在高階濾波器方面,改進型DA算法結(jié)構(gòu)在資源消耗、速度以及性能等方面具有較大優(yōu)勢。最后,利用Matlab軟件對輸出數(shù)據(jù)以及經(jīng)過截取的數(shù)據(jù)進行仿真,得到對濾波器的輸出數(shù)據(jù)進行適當(dāng)?shù)慕厝?,不會影響輸出?shù)據(jù)的幅頻和相頻特性,但可以提高整個系統(tǒng)的頻率和減少后級的資源消耗。


上一頁 1 2 3 4 下一頁

關(guān)鍵詞: FPGA FIR 濾波器

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉