新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的可逆數(shù)制轉碼器設計

基于FPGA的可逆數(shù)制轉碼器設計

作者: 時間:2013-03-05 來源:網(wǎng)絡 收藏

2.2 可逆器的功能模塊設計
上述基于的二-十進制(BCD)可逆器設計方案,關鍵就在于要做好最底層模塊(4 b模塊)的優(yōu)化設計,對4 b轉碼模塊的不同Verilog HDL描述方式也會帶來不同的實現(xiàn)代價;通過不同描述方式比較最終確定使用結構描述來實現(xiàn)4 b可逆轉碼模塊(Bin/Bcd_4),根據(jù)參考文獻[4-5,10],采用卡諾圖和Multisim軟件化簡得到最簡邏輯函數(shù)式如圖2所示。再通過4 b轉碼模塊層次實例化分別構造5 b轉碼模塊(Bin/Bcd_5)和6 b轉碼模塊(Bin/Bcd_6),如圖3所示。

本文引用地址:http://2s4d.com/article/189669.htm

d.JPG



關鍵詞: FPGA 數(shù)制 轉碼

評論


相關推薦

技術專區(qū)

關閉