新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 利用LVDS緩沖器克服高速信號路徑阻抗不連續(xù)之挑戰(zhàn)

利用LVDS緩沖器克服高速信號路徑阻抗不連續(xù)之挑戰(zhàn)

作者: 時(shí)間:2012-04-13 來源:網(wǎng)絡(luò) 收藏

6.jpg
圖6U四通道1.5 Gbps /中繼器典型應(yīng)用。

具有帶電插接保護(hù)及15kV靜電釋放保護(hù)功能,可以加強(qiáng)底板及電纜的抗干擾能力,能保證現(xiàn)場可編程式陣列(FPGA)及專用積體電路(ASIC)傳送的信號的完整性。其應(yīng)用范圍包括電信、資料通信、工業(yè)系統(tǒng)、醫(yī)療設(shè)備、汽車電子系統(tǒng)及辦公室圖像系統(tǒng)等,典型應(yīng)用如圖6所示。可以透過普通的底板或簡單的電纜配置驅(qū)動4個(gè)LVDS時(shí)鐘及/或資料通道。由于這款晶片的位差輸入電壓范圍較寬,因此很易接受LVDS、低電壓正射極耦合邏輯(LVPECL)或電流模式邏輯的輸入電平,而且輸出電平完全符合LVDS的規(guī)格要求。

做為范例的LVDS緩沖器晶片的資料傳輸率高達(dá)1.5Gbps,而且系統(tǒng)設(shè)計(jì)工程師更可利用這款晶片的可配置輸出預(yù)增強(qiáng)功能將輸出加以“加強(qiáng)驅(qū)動力”,以便為容易出現(xiàn)信號損耗的互連線路提供補(bǔ)償。此外,對于必須盡量節(jié)省用電的應(yīng)用(如冗余應(yīng)用),若晶片的4條通道都暫停操作,系統(tǒng)可以透過低功耗模式將功耗降至最低。

總結(jié)

跨底板的高速介面需要在整個(gè)信號上控制阻抗。采用簡單型LVDS緩沖器來隔離阻抗不連續(xù)或者縮短互聯(lián)長度可以降低系統(tǒng)成本;并且也因?yàn)椴恍枋褂酶叱杀镜母哳l連接器,進(jìn)一步提升介面的運(yùn)作效能。


上一頁 1 2 下一頁

關(guān)鍵詞: LVDS 緩沖器 高速信號 路徑

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉