等間隔的容性負載簡介
本文引用地址:http://2s4d.com/article/186192.htm
首先計算沿線的有效電容:
用新的電容值重新計算ZO和傳播延遲:
總的線路延遲是:
在第一個SIMM之后6.9NS,最后一個SIMM才接收到地址數(shù)據(jù),這個偏移將降低存儲器的定時裕量,不僅如此,端接值和驅(qū)動阻抗都不得不非常低。
可能的解決辦法都涉及將SIMM地址總路線分為多條總線,每條總路線上只有少數(shù)幾個負載。
做為一個檢驗,SAM應(yīng)該使用與圖1.6中類似的電路來測量總的線路電容(C*長度)。SAM可能需要使用比圖1.6中更小的電阻,以提供驅(qū)動SIMM輸入端在其跳變范圍所需的電流。
評論