關 閉

新聞中心

EEPW首頁 > 工控自動化 > 設計應用 > 基于有限狀態(tài)機的飛行器自毀系統(tǒng)時序控制設計

基于有限狀態(tài)機的飛行器自毀系統(tǒng)時序控制設計

作者: 時間:2009-06-16 來源:網(wǎng)絡 收藏

采用VHDL語言描述這種改進的Moore型機之前,首先要對Moore型機的進行編碼操作。如表1所示,由于狀態(tài)機的輸出只有Output,為了在綜合時更好地識別這5個不同的狀態(tài),需要添加狀態(tài)位。在表2中添加兩個冗余的狀態(tài)位a,b來區(qū)分STl,ST2,ST3,ST4。

本文引用地址:http://2s4d.com/article/163781.htm

3.3 VHDL編程注意事項
采用單進程描述方式,也可以采用兩進程描述。用兩進程時最好把轉(zhuǎn)移條件判斷邏輯和輸出邏輯分開,這樣有利于綜合器優(yōu)化代碼,利于用戶添加合適的約束,利于布局布線。狀態(tài)機要有默認狀態(tài),這是從狀態(tài)機的安全性方面考慮的。在狀態(tài)機的中,一般要包含一個初始狀態(tài),當芯片上電復位時,狀態(tài)機能夠進入到初始狀態(tài)。這需要在狀態(tài)機中加入復位信號。


4 電路仿真
在QuartusⅡ環(huán)境下,將VHDL文本程序保存為工程,工程文件經(jīng)編譯后即可進行電路仿真。仿真波形如圖7所示,從波形結(jié)果可以看出,復位信號(reset)有效,使狀態(tài)機恢復到初始狀態(tài),起飛(off)有效開始,經(jīng)歷了飛行過程中5個不同的狀態(tài),如圖7中state變量所示。并最終輸出指令(Output),VHDL程序設計符合要求。整個可靠,消除了毛刺現(xiàn)象。在QuartusⅡ環(huán)境下,只需要1根下載編程電纜,通過PC機的并行口連接到目標板的JTAG口,將下載信息下載到目標器件中。

5 結(jié) 語
仿真及實驗結(jié)果證明,采用上述的有限狀態(tài)機思想進行時序設計,不但可以減小占用CPLD資源,降低成本,方便測試,并且可以有很好的性能。有限狀態(tài)機的系統(tǒng)定時精度達到納秒級,可以有效可靠地控制自毀信號輸出,有效消除毛刺現(xiàn)象,提高了飛行器自毀系統(tǒng)的穩(wěn)定性、可靠性。


上一頁 1 2 3 4 下一頁

評論


相關推薦

技術專區(qū)

關閉