TD-SCDMA終端測試儀中ADC/DAC和射頻模塊的設計
關鍵詞:TD-SCDMA;MAX19700;MAX2507;MAX2392
引言
TD-SCDMA產(chǎn)業(yè)鏈規(guī)模發(fā)展迅速。隨著3G牌照發(fā)放日益臨近,擺在終端制造商面前的難題是如何盡快提供好的手機,所以,對終端的性能測試迫在眉睫。
TD-SCDMA終端測試儀提供了解決方案。它的主要功能是測試生產(chǎn)線上每臺終端能否支持特定的業(yè)務。TD-SCDMA終端測試儀的實現(xiàn)十分復雜,它必須實現(xiàn)3GPP空中接口中物理層、部分MAC、RLC和RRC層功能,以及模擬部分CS域或PS域核心網(wǎng)功能。物理層的主要功能是完成3GPP協(xié)議25.221~25.224規(guī)定的功能,包括傳輸信道向物理信道映射、編碼與復用、調(diào)制和擴頻,以及物理層過程。不同于一般NodeB的物理層,終端綜合測試儀的物理層還要完成射頻數(shù)據(jù)采集任務,它是測量算法測試終端射頻指標的依據(jù)。
而測試儀對ADC/DAC和射頻模塊進行控制,保證測試儀穩(wěn)定可靠地進行射頻數(shù)據(jù)采集,是設計中非常關鍵的環(huán)節(jié)。
終端測試儀簡介
基于軟件無線電技術的數(shù)字化TD-SCDMA終端測試儀,是由RF器件、ADC/DAC、大容量FPGA和高速DSP構成的具有高度靈活性、開放性的通信系統(tǒng),各種相關的通信任務都能夠用軟件完成。其中,主處理器由ARM核+DSP+FPGA 構成。為了和已有系統(tǒng)兼容,ARM+DSP 擬采用一個OMAP1612。開放式多媒體應用平臺(OMAP)處理器內(nèi)含一個增強型ARM處理器(ARM925)和低功耗定點DSP(TMS320C55x)。設計這一雙核心組件的目的就是為了有效地處理多媒體和MMI應用。
由圖1所示,在終端測試儀中,RF模塊外接天線以完成模擬信號的接收和發(fā)送;ADC/DAC完成模擬信號和數(shù)字信號之間的相互轉(zhuǎn)換;ARM作為主控制器,完成與微機接口,處理通信協(xié)議和其它相關的應用協(xié)議,協(xié)調(diào)并控制各個處理器之間、外設接口之間的工作等;FPGA芯片完成并行處理、數(shù)據(jù)量大、重復性強、速度要求高的數(shù)字信號處理運算;而DSP芯片處理系統(tǒng)控制和配置功能,充分發(fā)揮其尋址方式靈活、通信機制強大的優(yōu)點。從DSP的角度來看,F(xiàn)PGA相當于它的協(xié)處理器;DSP通過本地總線對FPGA進行配置、參數(shù)設置及數(shù)據(jù)交互,實現(xiàn)軟硬件之間的協(xié)同處理。
圖1 TD-SCDMA終端測試儀模型
芯片介紹與接口連接
本方案采用MAX2392和MAX2507 RF芯片。
射頻接收單元MAX2392接收器內(nèi)部包括:RF LNA、直接轉(zhuǎn)換混頻器、用于TD-SCDMA信道濾波的基帶濾波器和AGC放大器。該芯片還集成了VCO及合成器,這一單芯片方案可大大降低成本,減小系統(tǒng)尺寸,元件數(shù)量比超外差方案減少50%。從天線接收的信號經(jīng)過雙工器后,先通過頻帶選擇濾波器選擇有用的頻帶信號,微弱的信號經(jīng)過LNA放大后,通過I/Q解調(diào)器變成模擬基帶I/Q信號,模擬基帶I/Q信號經(jīng)過信道濾波的低通濾波器和ACG放大器后,送至模擬前端,完成對基帶I/Q信號的數(shù)字化處理。而該芯片具有90dB以上的增益控制,接收下限靈敏度能達到-112dBm,滿足終端測試儀的要求。
射頻發(fā)射單元MAX2507是一款集成了功率放大器,并能滿足TD-SCDMA指標要求的直接轉(zhuǎn)換發(fā)送器。它集成了I/Q調(diào)制器、 PLL、VCO、AGC放大器和功率放大器。模擬基帶I/Q信號經(jīng)過正交調(diào)制后,完成基帶信號到頻帶信號的直接轉(zhuǎn)換,并通過AGC放大器進行放大,放大后的頻帶信號經(jīng)過片外帶通濾波器濾除帶外的無用信號分量后,再經(jīng)過功率放大器、雙工器,并最終通過天線發(fā)射出去。片外帶通濾波器可以大大降低發(fā)射機對相鄰信道的干擾,提高發(fā)射機的ACRP指標。
ABB模塊使用MAX19700, MAX19700系列基帶轉(zhuǎn)換器是超低功耗、混合信號模擬前端(AFE),專為TD-SCDMA手機和數(shù)據(jù)卡設計,能夠以極低的功耗提供出色的動態(tài)特性。MAX19700集成了一個大規(guī)模陣列:雙10位、11Msps接收ADC和雙10位、11Msps發(fā)送DAC,帶有TD-SCDMA低通Tx濾波器。AVDD=+3V、OVDD=+1.8V,F(xiàn)clk=5.12Msps時,典型功耗為38mW。另外,該芯片還集成了3個12位控制DAC,用于快速建立AFC、AGC和APC。
在該移動終端上的射頻模塊可以完成一路信號在同一時刻的收發(fā)工作,當然也可以完成更多時隙信號的順序收發(fā)?;鶐ㄟ^對MAX19700進行控制,完成A/D、D/A采樣。其中A/D、D/A轉(zhuǎn)換和RF控制由OMAP1612平臺的3線SPI串口通過FPGA實現(xiàn),包括串口使能和芯片寄存器設置。而RF芯片和ADC/DAC的片選以及MAX19700的收發(fā)選擇是由OMAP1612平臺的GPIO功能通過FPGA實現(xiàn)。接口的連接如圖2所示。
圖2 終端測試儀基帶與RF接口設計
模塊的控制過程
通過編寫DSP驅(qū)動程序可實現(xiàn)對RF模塊和ADC/DAC的控制。先對RF模塊和ADC/DAC進行初始化配置,然后編寫控制子程序給高層或物理層提供接口,最終由高層或物理層軟件給子程序提供參數(shù),實現(xiàn)模塊的控制功能。
首先設置SPI接口,并編寫SPIWrite子程序,以供需要使用SPI串口發(fā)送數(shù)據(jù)時調(diào)用。然后設置GPIO,控制OMAP1612的GPIO引腳輸出,以進行對各個器件的上電使能、MAX19700的收發(fā)選擇等。
在SPI接口和GPIO引腳的初始化設置完成以后,就可以對MAX2507、MAX2392、MAX19700器件的初始化參數(shù)AFC、AGC、APC的初始化值進行設置。
通過設置MAX2507的OPCTRL寄存器,使芯片的PLL打開并采用frac-N模式,F(xiàn)com= 13MHz。 設置SYNTH和FRAC寄存器,使發(fā)射載波頻率初始為2010.8MHz。
通過設置MAX2392的OPCTRL寄存器,使芯片處于ON狀態(tài)(非空閑和非關閉狀態(tài)),共模電壓設為1.42V,設置CONFIG寄存器,打開片上LNA、VCO和內(nèi)部電路。設置RFM和RFR寄存器,使接收載波頻率初始為2010.8MHz。
通過設置MAX19700的ENABLE-16寄存器,使芯片處于ON狀態(tài),打開所有輔助DAC通道,收發(fā)慢交換并初始為接收模式,滿量程設為820mVP-P。設置COMSEL寄存器,使發(fā)送通道輸出共模電壓為1.4V。設置IOFFSET和QOFFSET寄存器,使通道I和Q的失調(diào)控制電壓為0mV。設置Aux-DAC1、 Aux-DAC2 和 Aux-DAC3寄存器,使AFC、AGC和APC的初始輸出電壓分別為1.5V、1.8V和0.6V。
初始化設置完成后,根據(jù)信號收發(fā)的實時環(huán)境,由高層提供的參數(shù)調(diào)用子程序,實現(xiàn)頻點的選擇、自動頻率的控制、接收信號自動增益的控制,以及發(fā)送信號自動功率的控制。
子程序的控制流程如下:
B-ctrlRF:頻點選擇子程序,參數(shù)為RFN=當前頻點號,使當前頻點的頻率為F=0.2RFN,單位是MHz,故當RFN改變一個單位,頻率改變0.2MHz。設置基頻點號為10054,故基頻就為2010.8MHz。流程如圖3所示。
圖3 頻點選擇流程圖
B-ctrlAFC:自動頻率控制子程序,在某一基頻點附近進行自動頻率控制,參數(shù)N為步長,每步改變16Hz,如果步長超出范圍,則子程序的返回值是0。流程如圖4所示。
圖4 自動頻率控制流程圖
B-ctrlAGC:自動增益控制子程序,參數(shù)N為自動增益等級,N在0~90之間。流程如圖5所示。
圖5 自動增益控制流程圖
B-ctrAPC:自動功率控制子程序,參數(shù)N為開環(huán)時的功率等級,N在0~74之間,若N超過上限,則給子程序返回1,若N超過下限,則給子程序返回2,正常則返回0。
由“TSM05.05 10.9 UE Transmitted Power ”的規(guī)定,發(fā)射功率的范圍是-50dBm~+24dBm,其發(fā)射功率參數(shù)N步長1dB定義如下:
UE_TX_POWER_00:-50dBm =UE Transmitted power-49dBm
UE_TX_POWER_01:-49dBm =UE Transmitted power-48dBm
UE_TX_POWER_02:-48dBm =UE Transmitted power-47dBm
………………
………………
UE_TX_POWER_74:24dBm=UE Transmitted power25dBm
流程如圖6所示。
圖6 自動功率控制流程圖
結語
通過對RF器件和ADC/DAC的寄存器寫入和部分引腳的控制,根據(jù)3GPP協(xié)議,實現(xiàn)了對終端測試儀載波頻點的選擇。AFC、AGC和APC控制子程序中參數(shù)的定義、參數(shù)范圍的選擇及步長的定義給高層提供了接口,從而可根據(jù)實時環(huán)境信號量的大小調(diào)整參數(shù),順利實現(xiàn)信號的收發(fā)。
參考文獻:
1. TI.OMAP1611/12 Multimedia Processor datasheet.2003.11
2. MAXIM.MAX2507 datasheet.2003.10
3. MAXIM.MAX2391-3_DS_Officialdatasheet.2003.5
4. MAXIM.MAX19700 datasheet.2005.2
5. 彭啟琮等. OMAP處理器的原理及應用。北京:電子工業(yè)出版社,2005.6
6. 申敏等. DSP原理及其在移動通信中的應用. 北京:人民郵電出版社,2001.9
7. 李小文等. 第三代移動通信系統(tǒng)信令及實現(xiàn). 北京:人民郵電出版社,2003
評論