新聞中心

EEPW首頁 > 手機與無線通信 > 設計應用 > 基于ADF4360-1的本振源設計

基于ADF4360-1的本振源設計

作者: 時間:2009-12-16 來源:網絡 收藏

3 編程控制及目標寄存器初始化
單片機P1.5,P1.6,P1.7三個I/O口分別與芯片CLK,DATA,LE相連。圖5給出了數據輸入的時序圖。數據(DATA)在每個時鐘(CLOCK)的上升沿從MSB(最高有效位)開始依次寫入24位移位寄存器中,直到LSB位寫入完成之后,由來自LE的上升沿將存儲在24位移位寄存器中的數據一次性鎖存入目標寄存器(包括R計數鎖存器、N計數鎖存器、功能鎖存器以及初始化鎖存器),再進行下一個目標寄存器的初始化。寄存器賦值順序為R-C-N,目標寄存器的選擇由移位寄存器最末兩位DB0,DB1來決定,其中C和N寄存器的賦值時間間隔應大于5 ms。

本文引用地址:http://2s4d.com/article/157727.htm

單片機控制程序(R寄存器)如下:


4 結 語
本文介紹了利用鎖相頻率合成芯片為中頻射頻發(fā)信機本振信號源,給出了的關鍵參數、控制流程以及部分程序代碼。最后測得相位噪聲為-83 dBc/Hz@1 kHz,達到了基本標準。由于內部集成VCO、外部通過單片機I/O口寫入控制字,因此該系統(tǒng)具有外圍電路簡單、調試方便、功耗和成本低等特點,可廣泛應甩于射頻電路系統(tǒng)以及無線通信系統(tǒng)中。

分頻器相關文章:分頻器原理

上一頁 1 2 3 下一頁

關鍵詞: 設計 ADF4360-1 基于

評論


相關推薦

技術專區(qū)

關閉