新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于HSP50415的中頻數(shù)字化發(fā)射機的設計

基于HSP50415的中頻數(shù)字化發(fā)射機的設計

作者: 時間:2009-12-02 來源:網(wǎng)絡 收藏

內(nèi)部集成有雙路12位DAC,并可由x/sinx濾波器提供滾降補償,以實現(xiàn)模擬輸出。另外還可提供14位數(shù)字輸出。
1.2 的主要特點
HSP50415是一個功能強大的可編程調(diào)制器,編程十分靈活,同時,其信號的極性可以通過編程來改變。HSP50415內(nèi)部集成有高速D/A轉(zhuǎn)換器,且性價比較高。此外,HSP50415還具有功耗低、精度高、可靠性強等優(yōu)點,其主要性能特點如下:
◇最高輸出采樣率達100 MHz,最高輸入數(shù)據(jù)率達25 MHz;
◇編程載波NCO和符號NCO均為32位,精度較高;
◇可進行x/sinx滾降補償;
◇每路有四片64×72位的FIR濾波器,其系數(shù)RAM可由Intersil公司提供的軟件來產(chǎn)生;
◇成形濾波器的內(nèi)插率可編程設置(可以達到24個符號間隔),而半帶濾波器和內(nèi)插濾波器的系數(shù)則是固定的;
◇數(shù)字信號處理能力大于70 dB B(SFDR);
◇具有14位數(shù)字輸出或雙路12位D/A模擬輸出能力,其D/A處理能力大于50 dB。
1.3 HSP50415的主要管腳功能
HSP50415的主要引腳功能如下:
CLK:系統(tǒng)時鐘;
SYSCLK/2:系統(tǒng)內(nèi)部時鐘;
DIN15:0>:數(shù)據(jù)總線;
CDATA7:0>:微處理器數(shù)據(jù)總線;
RD:微處理器讀引腳;
WR:微處理器寫引腳;
CDATA7:0>:微處理器地址總線;
Iout13:0>;Qout13:0>:數(shù)字輸出;
IOUTA,IOUTB,QOUTA,QOUTB:模擬輸出;
2*SYMCLK:2倍采樣時鐘引腳;
REFCLK:參考時鐘;
DATACLK:異步數(shù)據(jù)時鐘;
TXEN:猝發(fā)模式選通信號;
ISTRB:I路數(shù)據(jù)選通信號;
INTREQ:中斷請求信號。

本文引用地址:http://2s4d.com/article/152268.htm


2 HSP50415的初始化及參數(shù)設置
HSP50415的初始化包括兩部分,一是對控制寄存器的初始化。二是對成形濾波器系數(shù)RAM及星座映射器RAM的初始化。HSP50415總共有18個寄存器,通過對這些控制寄存器的訪問,可以方便地控制256x32位FIFO及其深度、成形濾波器的階數(shù)、增益調(diào)整、符號速率、載波頻率以及是否旁路某些模塊等,以便進行硬件調(diào)試。系數(shù)和控制字的值可以利用Intersil公司網(wǎng)站提供的可執(zhí)行文件sim451.exe和modulator.exe方便地產(chǎn)生。圖3所示是將值為AABBCCDD的控制字送入地址為OC的控制寄存器的工作時序。

HSP50415的參數(shù)可由下面的公式確定:
符號率NCO=(symbolrate/Fsout)x232
載波NCO=(carrierFrequency/Fsout)×232

3 HSP50415的調(diào)制原理及實現(xiàn)
HSP50415的復數(shù)乘法器可完成如下運算:
Re(S(n))=I(n)cos(nω0ts)-Q(n)sin(nω0ts)
Im(S(n))=Q(n)cos(nω0ts)+I(n)sin(nω0ts)
其中,S(n)為輸出信號,ω0為載波頻率,ts為取樣間隔。這樣,根據(jù)I(n)和Q(n)編碼方式的不同,即可以完成BPSK、QPSK、m-QAM等調(diào)制方式。假如輸入信號為y(n)=sin(nΩT)+jcos(nΩT),則乘法器的輸出為:
Re(S(n))=I(n)cos(nω0ts)-Q(n)sin(nω0ts)=cos(n(ω0+Ω)ts)
Im(S(n))=Q(n)cos(nω0ts)+I(n)sin(nω0ts)=sin(n(ω0+Ω)ts)
這樣,便可以得到FM調(diào)頻信號。



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉