新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > C6000系列DSP Flash二次加載技術研究

C6000系列DSP Flash二次加載技術研究

作者: 時間:2011-07-29 來源:網(wǎng)絡 收藏

⑥讀取暫存的主程序入口地址,二次程序跳轉到該地址,完成。
結構化方式的過程如圖6所示。

本文引用地址:http://2s4d.com/article/150422.htm

f.JPG


該方法對兩種不同存儲映射的芯片通用,能夠將程序段或數(shù)據(jù)段放置于存儲資源的任何位置,不區(qū)分片內(nèi)或片外存儲,同時沒有程序段大小的限制;而且,在采用結構化的加載方式后,燒寫文件的大小能夠預先確定,從而有效利用的存儲空間。因此,采用結構化的加載方法具有良好的靈活性和擴展性,是二次加載的首選方法。
需要注意的是,該方法不能用于C6201和C6701的片內(nèi)程序加載(因為這些芯片上的程序空間在一次加載后無法更改),但是適用于放置于外部SRAM或SDRAM中的程序加載。

結語
本文首先對芯片的二次加載方式進行了分析,指出了各種DSP芯片在二次加載時的特點與異同;然后從通用的角度出發(fā),提出了非結構化的加載方式和結構化的加載方式,并介紹了這兩種加載方法的特點與適用范圍。本文提出的方法能夠解決一大類DSP芯片的二次加載問題,具有較高的工程價值。


上一頁 1 2 3 4 下一頁

評論


相關推薦

技術專區(qū)

關閉