新聞中心

EEPW首頁 > 手機與無線通信 > 設計應用 > 簡化嵌入式視頻接口

簡化嵌入式視頻接口

—— Simplified Embedded Video IO
作者:美國國家半導體應用工程師 Sue Poniatowski 時間:2011-02-22 來源:電子產(chǎn)品世界 收藏

  串行化視頻的解決方案

本文引用地址:http://2s4d.com/article/117084.htm

  美國國家半導體 Channel-Link II 系列的串行器/解串器芯片集,是專為簡化串聯(lián)化視頻接口的應用而設計。75MHz 的最高時鐘頻率可支持 HD 720p 視頻。高達 24 位的數(shù)據(jù)、附帶的視頻同步信號以及視頻像素頻率,經(jīng)過串行化后將成為單一低電壓差動輸出。

  這些芯片集均提供用于調整信號的可調式去加重與等化功能。

  獲得專利的直流平衡編碼方案以及數(shù)據(jù)隨機化和加密功能,可將 ISI 減至最少并降低鏈路上的輻射,從而擴展了頻譜內容,否則這些未經(jīng)擴展的頻譜內容便會重復出現(xiàn)。串行器與解串器的設計,是要充分利用上游設備的擴頻時鐘,同時還提供自行生成的擴頻時鐘。降低 的其它功能包括降低驅動強度,以及交錯開關平行輸出驅動器。所有零件均提供“自動休眠”省電功能,當輸入接口處于非活動狀態(tài)時,便會切換至低功率模式。

  平行總線可以與 LVCMOS 或 LVDS(4 個數(shù)據(jù) + 1 個頻率)連接。此 LVDS 接口相當于美國國家半導體的 28 位 Channel-Link 產(chǎn)品,并且提供簡單易用的升級路徑,其中的圖像源、幀捕獲器或顯示控制器均包含集成 LVDS。

  對于需要更高頻寬與更長電纜驅動的系統(tǒng),美國國家半導體的 FPGA-Link 解決方案則是理想選擇。在接收設備和源上與具有成本效率的 FPGA 結合使用時,可通過 30 米長的電纜獲得高達 3.125Gbps 的數(shù)據(jù)速率。解串器可提供重新定時的串行輸出以驅動菊花鏈式接收設備,這在并排顯示器應用中特別有用。

  嵌入式視頻系統(tǒng)可以獲得使用串行化接口時所具有的性能與成本優(yōu)勢??煽康脑O計慣例與技術,對于成功的實施非常重要。美國國家半導體的 Channel-Link II 與 FPGA-Link 芯片集,提供具有信號調整功能的串聯(lián)化接口,可將偏斜問題降至最低,并允許使用更長且更細小的電纜。降低 的功能以及與各種來源和接收設備之間的兼容性,打造了簡單易用且功能強大的解決方案。


上一頁 1 2 3 下一頁

關鍵詞: NS EMI

評論


相關推薦

技術專區(qū)

關閉