virtex-5fpga 文章 進入virtex-5fpga技術社區(qū)
基于Virtex-6 FPGA的三種串行通信協(xié)議測試及對比 (二)
- FPGA模塊結構如圖10所示。通過VIO控制模塊,可對包事務類型、包載荷、發(fā)送地址等參數(shù)進行設置。本測試將包載荷設為256字節(jié),讀/寫內(nèi)存空間設為DSP的MSM(Multi-coreSharedMemory)空間。圖10SRIO2.0通信測...
- 關鍵字: Virtex-6FPGA串行通信協(xié)
基于Virtex-6 FPGA的三種串行通信協(xié)議測試及對比(一)
- 在高性能雷達信號處理機研制中,高速串行總線正逐步取代并行總線。業(yè)界廣泛使用的Xilinx公司Virtex-6系列FPGA支持多種高速串行通信協(xié)議,本文針對其中較為常用的Aurora8B/10B和PCIExpress2.0,SerialRapidIO2.0三...
- 關鍵字: Virtex-6FPGA通信協(xié)
不同光纖收發(fā)器間(QSFP與GTH)通信研究與實現(xiàn)
- 本文介紹了Xilinx Virtex-6 HXT系列FPGA內(nèi)嵌光收發(fā)器GTH與Tyco Electronics光收發(fā)器QSFP,實現(xiàn)了光纖數(shù)據(jù)的高速傳輸。
- 關鍵字: Virtex-6 HXT FPGA 高速串行互連 GTH;QSFP 存儲系統(tǒng) 201608
基于高速串行接口的雷達信號采集回放系統(tǒng)
- 針對雷達現(xiàn)場中復雜多變的電磁信號難以及時分析處理,本文提出了一種基于高速串行接口的雷達中頻信號采集回放系統(tǒng)。該系統(tǒng)充分利用JESD204B高速串行接口和吉比特收發(fā)器,通過Xilinx Virtex FPGA芯片對其進行控制,實現(xiàn)雷達中頻信號的高速、高精度、可靠、穩(wěn)定采集和回放,有效地解決了高速數(shù)據(jù)流并行傳輸時存在碼間串擾的問題。
- 關鍵字: 高速串行接口 采集回放 Xilinx Virtex-6 201606
基于FPGA的軟件無線電平臺設計
- 軟件無線電的出現(xiàn),是無線電通信從模擬到數(shù)字、從固定到移動后,由硬件到軟件的第三次變革。簡單地說,軟件無線電就是一種基于通用硬件平臺,并通 過軟件可提供多種服務的、適應多種標準的、多頻帶多模式的、可重構可編程的無線電系統(tǒng)。軟件無線電的關鍵思想是,將AD(DA)盡可能靠近天線和用軟件來 完成盡可能多的無線電功能。 蜂窩移動通信系統(tǒng)已經(jīng)發(fā)展到第三代,3G系統(tǒng)進入商業(yè)運行一方面需要解決不同標準的系統(tǒng)間的兼容性;另一方 面要求系統(tǒng)具有高度的靈活性和擴展升級能力,軟件無線電技術無疑是最好的解決方案。用ASI
- 關鍵字: FPGA Virtex-4 PowerPC
采用Virtex-5嵌入式三模以太網(wǎng)MAC進行設計
- 以太網(wǎng)是一個占據(jù)絕對優(yōu)勢的固線連接標準。Xilinx® Virtex™-5 以太網(wǎng)媒體接入控制器(以太網(wǎng)MAC)模塊提供了專用的以太網(wǎng)功能,它和 Virtex-5 RocketIO™ GTP收發(fā)器以及 SelectIO™ 技術相結合,能夠讓用戶與各種網(wǎng)絡設備進行連接。在Virtex-5器件中,以太網(wǎng)MAC模塊作為一個硬件塊集成在FPGA內(nèi)部。 在Xilinx設計環(huán)境中,以太網(wǎng)MAC是一個庫原語,名為TEMAC。該原語包括一對10/100/1000 Mb
- 關鍵字: Virtex-5 以太網(wǎng)
使用Virtex-5 FPGA實現(xiàn)LTE仿真器
- 功能強大的可編程邏輯平臺使得Prisma Engineering公司能夠針對所有蜂窩網(wǎng)絡提供可重配置無線測試設備。長期演進(LTE)是移動寬帶的最3GPP標準,它打破了現(xiàn)有蜂窩網(wǎng)絡的固有模式。LTE與前代UMTS和GSM標準相比,除采用高頻譜效率的射頻技術外,其架構還得到了大幅簡化。LTE系統(tǒng)的無線接入部分Node-B,是連接無線電和整個互聯(lián)網(wǎng)協(xié)議核心網(wǎng)絡之間的邊緣設備。這種架構無法監(jiān)測和測試等效于UMTS中間鏈路上的元件。必須通過無線電接口,才能有效地測試LTE網(wǎng)絡元件。 這正是Prisma
- 關鍵字: Virtex-5 FPGA 仿真器
基于Virtex-5的3.125G串行傳輸系統(tǒng)的設計與驗證
- 1 引言 隨著電子系統(tǒng)的不斷發(fā)展,芯片間以及板間的數(shù)據(jù)傳輸需求也在不斷增長,傳統(tǒng)的單端并行數(shù)據(jù)傳輸模式早已不能滿足現(xiàn)在高帶寬應用的要求。USB 3.0、SATA 3.0、PCI-E 2.0等新串行規(guī)范的發(fā)布以及更高速的串并/并串轉換單元(SERDES)芯片的推出更是引起了業(yè)界對高速差分串行數(shù)據(jù)傳輸?shù)臒o限憧憬。為了解決下一代無線通信基站中多天線(MIMO)信號處理所帶來的巨大數(shù)據(jù)吞吐量要求,本文基于Virtex-5 FPGA的GTP單元給出了一種在高級電信計算架構(ATCA)機箱內(nèi)實現(xiàn)單對差分線進
- 關鍵字: FPGA Virtex-5
基于Virtex-5平臺的真隨機數(shù)發(fā)生器的設計實現(xiàn)
- 真隨機數(shù)發(fā)生器(TRNG)在統(tǒng)計學、信息安全等領域有著廣泛的應用。在這些領域中,不僅要求數(shù)據(jù)序列分布均勻、彼此獨立,而且要求其具有不可預測性,能夠抵御針對隨機性的攻擊。B.Sunar,W.J.Martin和D.R.Stinson提出,真隨機數(shù)發(fā)生器的性能受3個因素的影響:熵源(Entropy Source),采集方式(Harvesting Mechanism)和后續(xù)處理(Post-Processing)。在電路系統(tǒng)中最常見的三種真隨機數(shù)產(chǎn)生方法為:1)直接放大法:放大電路中的電阻熱噪聲等物理噪聲,通過
- 關鍵字: FPGA Virtex-5 隨機數(shù)發(fā)生器
基于Xilinx Virtex-6的高速DMA讀寫設計
- 摘要 本設計在基于Xilinx Virtex-6 FPGA內(nèi)嵌PCI Express Core的基礎上,實現(xiàn)了由PCI Express板卡主動發(fā)起的DMA讀寫,可完成PC和PCI Express板卡之間數(shù)據(jù)的高速傳輸。該設計已經(jīng)在Xilinx評估板ML605上完成調(diào)試驗證,DMA寫內(nèi)存速度穩(wěn)定可達1 520 MB/s,滿足了高速存儲系統(tǒng)的要求。 隨著相控陣雷達、超寬帶雷達、數(shù)字陣列雷達相繼地出現(xiàn),雷達的回波數(shù)據(jù)量在不斷地增加,因此對高速采集和大容量數(shù)據(jù)傳輸提出了越來越高的要求。早期基于PCI總線的高速數(shù)
- 關鍵字: Xilinx Virtex-6
virtex-5fpga介紹
您好,目前還沒有人創(chuàng)建詞條virtex-5fpga!
歡迎您創(chuàng)建該詞條,闡述對virtex-5fpga的理解,并與今后在此搜索virtex-5fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對virtex-5fpga的理解,并與今后在此搜索virtex-5fpga的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473