首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> ucie ip

CDMA無線終端TCP/IP協(xié)議介紹

  • CDMA是無線通信領域的后起之秀,采用頻分編碼技術,與基于時分復用的GSM相比具有明顯優(yōu)勢。CDMA能夠實現(xiàn)從現(xiàn)有通信系統(tǒng)到下一代通信系統(tǒng)的平滑過渡,具有較強的功能伸縮性;可以支持先進的天線技術,通過增加小區(qū)覆蓋
  • 關鍵字: 協(xié)議  介紹  IP  TCP  無線  終端  CDMA  

IP4776CZ38構成的HDMI接口技術

  • 本文介紹了IP4776CZ38主要特性和優(yōu)勢, 功能方框圖, HDMI發(fā)送器和接收器應用框圖以及PCB布局方案框圖.NXP公司的IP4776CZ38是全集成的HDMI接口器件,集成了電平轉移,ESD和背驅保護等功能. IP4776CZ38和HDMI 1.3兼容,每路
  • 關鍵字: 4776  HDMI  IP  38    

利用FFT IP Core實現(xiàn)FFT算法

  • 結合工程實踐,介紹了一種利用FFT IP Core實現(xiàn)FFT的方法,設計能同時對兩路實數(shù)序列進行256點FFT運算,并對轉換結果進行求模平方運算,且對數(shù)據(jù)具有連續(xù)處理的能力。設計采用低成本的FPGA實現(xiàn),具有成本低、性能高、
  • 關鍵字: FFT  Core  IP  算法    

可以將第三方的IP(來自VHDL或Verilog)吸納到NI Fl

  • 如果適配器模塊是由NI公司開發(fā)的,那么不需要任何VHDL或其他硬件描述語言的經(jīng)驗。所有的FPGA編程均通過NI LabVIEW FPGA模塊和NI-RIO驅動程序軟件以圖形化的方式完成。如果該適配器模塊是由第三方開發(fā)的,則或許提供定
  • 關鍵字: FlexRIO  Verilog  VHDL  IP    

TCP/IP遠程網(wǎng)絡步進電機控制器

  • 在計算機整合制造業(yè)(CIM)或工業(yè)自動化(IA)領域,許多控制設備進行長距離的數(shù)據(jù)傳送時有困難,抗干擾性能不好,多 ...
  • 關鍵字: TCP  IP  遠程網(wǎng)絡  步進電機  控制器  

基于FPGA的UPFC控制器IP設計

  •  0 引言   統(tǒng)一潮流控制器(Unified Power Flow Con-troller,簡稱UPFC)是一種可以較大范圍地控制電流使之按指定路經(jīng)流動的設備,它可在保證輸電線輸送容量接近熱穩(wěn)定極限的同時又不至于過負荷??刂葡到y(tǒng)是UPFC的核
  • 關鍵字: IP  設計  控制器  UPFC  FPGA  基于  

IP承載網(wǎng)絡規(guī)劃設計探討

  • 毋庸置疑,現(xiàn)代通信網(wǎng)絡的發(fā)展,是由業(yè)務需求和市場需求來決定的,而不是技術的發(fā)展。我們回頭看看互聯(lián)網(wǎng)(IP網(wǎng)絡)的發(fā)展歷程,這其中市場推動的痕跡非常明顯:這一種六七十年代就已經(jīng)誕生的IP網(wǎng)絡技術,在九十年代
  • 關鍵字: 探討  規(guī)劃設計  網(wǎng)絡  承載  IP  

基于Nios II處理器的SVPWM IP Core設計

  • 摘要 為降低FPGA實現(xiàn)3電平SVPWM算法的復雜性,減小SVPWM模塊所占用的資源,文中利用正弦函數(shù)和余弦函數(shù)的關系,采用小容量ROM提出了一種新的SVPWM控制算法。利用Verilog HDL實現(xiàn)了算法的硬件設計,并封裝成IP核以方便
  • 關鍵字: SVPWM  Nios  Core  IP    

基于Nios II步進電機控制器IP核的設計與實現(xiàn)

  • 摘要 根據(jù)Nios II處理器的Avalon總線規(guī)范,設計了一款面向步進電機的控制器IP核。該定制IP核采用軟、硬件協(xié)同設計的方法,功能符合Avalon總線的讀寫傳輸時序,具有完備的步進電機驅動能力。仿真結果表明,該IP核具有
  • 關鍵字: IP  設計  實現(xiàn)  控制器  電機  Nios  II  步進  基于  

IP承載網(wǎng)絡規(guī)劃設計分析

  • 毋庸置疑,現(xiàn)代通信網(wǎng)絡的發(fā)展,是由業(yè)務需求和市場需求來決定的,而不是技術的發(fā)展。我們回頭看看互聯(lián)網(wǎng)(IP網(wǎng)絡)的發(fā)展歷程,這其中市場推動的痕跡非常明顯:這一種六七十年代就已經(jīng)誕生的IP網(wǎng)絡技術,在九十年代
  • 關鍵字: 分析  規(guī)劃設計  網(wǎng)絡  承載  IP  

ATM網(wǎng)絡與IP兼容技術介紹

  • ATM可以提供空前的可伸縮性和性價比,以及對將來的實時業(yè)務、多媒體業(yè)務等的支持,ATM將扮演重要的角色。但目前的信息體系,即LAN和WAN,建立在網(wǎng)絡層協(xié)議如IP、IPX、AppleTalk等的基礎上,因此,ATM的成功及Internet
  • 關鍵字: 技術  介紹  兼容  IP  網(wǎng)絡  ATM  

基于IP復用和SOC技術的微處理器FSPLCSOC模塊設計

  • 基于IP復用和SOC技術的微處理器FSPLCSOC模塊設計,1 引言   文中采用IP核復用方法和SOC技術基于AVR 8位微處理器AT90S1200IP Core設計專用PLC微處理器FSPLCSOC模塊。隨著芯片集成程度的飛速提高,IC產(chǎn)業(yè)中形成了以片上系統(tǒng)SOC(System-on-Chip)技術為主的設計方式。一
  • 關鍵字: FSPLCSOC  模塊  設計  微處理器  技術  IP  復用  SOC  基于  

MCU&USB設備控制器IP核的設計

  • MCUUSB設備控制器IP核的設計,摘要:用硬件描述語言verilog HDL設計實現(xiàn)了一種MCUUSB設備控制器IP核。論文首先簡要介紹了設計的背景,重點對自主研發(fā)的將MCUUSB控制器集成于一個芯片的設計和研究分析。最后給出nc-verilog功能仿真方案以及FPGA驗
  • 關鍵字: 設計  IP  控制器  設備  MCU&USB  

嵌入式微處理器IP core設計與分析

  • 嵌入式微處理器IP core設計與分析,摘要:本文在對傳統(tǒng)微控制器進行系統(tǒng)分析的基礎上,提出了一種較好的改進設計方法?;乇芰藗鹘y(tǒng)微控制器基于累加器的ALU結構及算術邏輯指令:并在指令執(zhí)行時序上盡量減少指令執(zhí)行所需的時鐘周期。通過仿真驗證證明該設
  • 關鍵字: 設計  分析  core  IP  微處理器  嵌入式  

基于嵌入式Linux的TFT LCD IP及驅動的設計

  • 系統(tǒng)總體設計方案本系統(tǒng)的總體設計框圖如圖1所示。
    圖1 系統(tǒng)框圖

    Nios II處理器在SDRAM中開辟幀緩沖(Frame buffer),可以是單緩沖也可以是雙緩沖。以單緩沖為例。處理器將一幀圖像數(shù)據(jù)(640times;480times;2Byt
  • 關鍵字: IP  驅動  設計  LCD  TFT  嵌入式  Linux  基于  
共812條 27/55 |‹ « 25 26 27 28 29 30 31 32 33 34 » ›|

ucie ip介紹

您好,目前還沒有人創(chuàng)建詞條ucie ip!
歡迎您創(chuàng)建該詞條,闡述對ucie ip的理解,并與今后在此搜索ucie ip的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473