首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> sar-adc

ADC設計挑戰(zhàn):從高性能轉向低功耗

  •  新的應用需求不斷推動模擬技術的發(fā)展:性能越來越高,集成度不斷提高。ADC產品作為模擬IC的重要成員,在符合上述發(fā)展的趨勢下,還存在自身的特點hellip;hellip;

      當使用“巧克力”手機時,不用按
  • 關鍵字: ADC  性能  低功耗    

3GSps超高速ADC系統(tǒng)設計解決方案

  • 包含千兆采樣率ADC的系統(tǒng)設計會遇到許多復雜情況。面臨的主要挑戰(zhàn)包括時鐘驅動、模擬輸入級和高速數(shù)字接口。本文探討了如何才能克服這些挑戰(zhàn),并給出了在千兆赫茲的速度下進行系統(tǒng)優(yōu)化的方法。在討論中,時鐘設計、差
  • 關鍵字: 3GSps  ADC  超高速  系統(tǒng)設計    

ADC的SNR:位數(shù)到底去那了?

  • 理論上,一個ADC的SNR(信號與噪聲的比值)等于(6.02N+1.76)dB,這里N等于ADC的位數(shù)。雖然我的數(shù)學技巧有點生疏,但我認為任何一個16位轉換器的信噪比應該是98.08dB。但當我查看模數(shù)轉換器 的數(shù)據(jù)手冊時,我看到一些不
  • 關鍵字: ADC  SNR    

一種多路可編程高速時鐘電路的設計

  • 摘要:本文采用博亞20MHz高穩(wěn)定度晶體振蕩器、集成VCO的低相位噪聲鎖相環(huán)時鐘芯片LMX2531、高精度時鐘扇出器HMC987LP5E和多階低通濾波器,實現(xiàn)具有低相噪特性的4路并行輸出、頻率最高為2.5GHz的高速時鐘電路的設計。
  • 關鍵字: 高速時鐘  ADC  201207  

一種可重構流水線ADC的設計

  • 摘要:對多標準無線通信系統(tǒng)中的A/D轉換器進行了研究,根據(jù)無線通信系統(tǒng)的特點,構建了一個新型可重構流水線A/D轉換器結構,該A/D轉換器的可重構功能是通過在低分辨率下關斷子級流水線來實現(xiàn)的。轉換器的系統(tǒng)指標
  • 關鍵字: 設計  ADC  流水線  重構  

三階單環(huán)Delta-sigma調制器在ADC中的應用

  • 0 引言  模數(shù)轉換器(ADC)在信號處理中起了一個非常重要的作用。在數(shù)字音頻、數(shù)字電視、圖像編碼及頻率合 ...
  • 關鍵字: 三階  單環(huán)  調制器  ADC  

為高速ADC選擇最佳的緩沖放大器

  • Maxim 高速ADC MAX12559 MAX2055 MAX2027 緩沖器現(xiàn)代通信系統(tǒng)創(chuàng)新設計主要表現(xiàn)在直接變頻和高中頻架構,全數(shù)字接收機的設計目標要求模數(shù)轉換器(ADC)以更高的采樣率提供更高的分辨率(擴大系統(tǒng)的動態(tài)范圍)。在新興的3G
  • 關鍵字: ADC  緩沖放大器    

什么是雙積分式ADC(模數(shù)轉換器)

  • ADC 雙積分式1.轉換方式V-T型間接轉換ADC。2. 電路結構圖11.11.1是這種轉換器的原理電路,它由積分器(由集成運放A組成)、過零比較器(C)、時鐘脈沖控制門(G)和計數(shù)器(FF0~FFn)等幾部分組成。 圖11.11.1 雙積分A/D轉
  • 關鍵字: ADC  雙積分  模數(shù)轉換器    

什么是并行比較型ADC

  • ADC 并行比較型1.轉換方式直接轉換ADC。2.電路結構3位并行比較型A/D轉換器原理電路如圖11.9.1所示。它由電阻分壓器、電壓比較器、寄存器及編碼器組成。
    圖11.9.1 3位并行A/D轉換器3.工作原理圖中的8個電阻將參考電
  • 關鍵字: ADC  并行  比較    

什么是逐次比較型ADC

  • ADC 逐次比較型1.轉換方式直接轉換ADC2.電路結構逐次逼近ADC包括n位逐次比較型A/D轉換器如圖11.10.1所示。它由控制邏輯電路、時序產生器、移位寄存器、D/A轉換器及電壓比較器組成。
    圖11.10.1逐次比較型A/D轉換器框
  • 關鍵字: ADC  比較    

找出微處理器ADC電壓的十六進制編碼值

  • 這種設計方案針對低檔八管腳flash存儲的8位微處理器,例如Freescale的MC68HC908QT4A,但是它也同樣適用于任何一款擁有ADC模塊的8位微處理器。在芯片內,ADC轉換輸入的模擬電壓成數(shù)字信號格式。數(shù)字信號格式為8位的十
  • 關鍵字: ADC  微處理器  電壓  編碼    

Stellaris系列微控制器的ADC過采樣技術(二)

  • 例1 利用驅動庫函數(shù)的8x過采樣代碼段1.a ADC配置-驅動庫函數(shù)// // 初始化ADC,使用定序器0對通道1進行8x過采樣// 定序器將被其中一個通用定時器觸發(fā)// ADCSequenceConfigure(ADC_BASE, 0, ADC_TRIGGER_TIMER, 0);
  • 關鍵字: 采樣  技術  ADC  控制器  系列  Stellaris  

Stellaris系列微控制器的ADC過采樣技術(一)

  • 概述 Luminary Micro在Stellaris系列微控制器的部分產品中提供了模數(shù)轉換器(ADC)模塊。ADC的硬件分辨率為10位,但由于噪音和其它使精度變
  • 關鍵字: 采樣  技術  ADC  控制器  系列  Stellaris  

可變速度和分辨率ADC LTC2440

  • LTC?2440 是一款具有 5ppm INL 和 5μV 偏移的高速 24 位無延遲增量累加 (No Latency ΔΣTM) ADC。它采用 ...
  • 關鍵字: 可變速度  分辨率  ADC  LTC2440  

流水線ADC的行為級仿真

  • 摘要:行為級仿真是提高流水線(pipeline)ADC設計效率的重要手段。建立精確的行為級模型是進行行為級仿真的關鍵。本文采用基于電路宏模型技術的運算放大器模型,構建了流水線ADC的行為級模型并進行仿真。為驗證提出模
  • 關鍵字: 仿真  行為  ADC  流水線  
共1028條 34/69 |‹ « 32 33 34 35 36 37 38 39 40 41 » ›|

sar-adc介紹

您好,目前還沒有人創(chuàng)建詞條sar-adc!
歡迎您創(chuàng)建該詞條,闡述對sar-adc的理解,并與今后在此搜索sar-adc的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473