首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dpu asic

pen-Silicon,MIPS科技和DolphinTechnology攜手實現(xiàn)TSMC 40nm 工藝下超過2.4GHz 的ASIC CPU性能

  •   為數(shù)字消費、家庭網(wǎng)絡(luò)、無線、通信和商業(yè)應(yīng)用提供業(yè)界標(biāo)準(zhǔn)處理器架構(gòu)與內(nèi)核的領(lǐng)導(dǎo)廠商美普思科技公司(MIPS Technologies, Inc., 納斯達克代碼:MIPS)攜手Open-Silicon, Inc.和 Dolphin Technology 流片成功典型條件下超過 2.4GHz 的高性能 ASIC 處理器。這一針對臺積電參考流程簽核條件時序收斂評估的成果,將成為有史以來最高頻率的 ASIC 處理器之一,彰顯了公司構(gòu)建基于高性能處理器系統(tǒng)的業(yè)界領(lǐng)先技術(shù)。這種高性能 ASIC 處理器是 65nm
  • 關(guān)鍵字: MIPS  ASIC   CPU  

ASIC和微處理器芯片供電電源

  •   今天的高性能ASIC和微處理器芯片消耗的功率可超過150瓦。對于1 V1.5 V的供電電壓,這些器件所需要的電流可輕易超過100 A。通過采用多相直流/直流轉(zhuǎn)換器,為此類器件供電的任務(wù)可變得更容易處理。 目前,可擴展控
  • 關(guān)鍵字: 電源  供電  芯片  微處理器  ASIC  

系統(tǒng)設(shè)計師只是盲動的中間人嗎?

  •   在嵌入式設(shè)計領(lǐng)域,系統(tǒng)設(shè)計被視為運用高層次算法建模技術(shù)和軟件語言來描述可編程設(shè)備中的電子系統(tǒng)。傳統(tǒng)上,系統(tǒng)設(shè)計通過片上系統(tǒng)(SoC)設(shè)計(包含ASIC及FPGA)來實現(xiàn),特別是FPGA越來越普遍。這種方法論面向軟件工程師,可以規(guī)避晦澀難懂的硬件描述語言(HDL),同時駕輕就熟地管理復(fù)雜的SoC系統(tǒng)。   在設(shè)計過程中,每個設(shè)計人員各司其職,所完成的各個設(shè)計部分最后被歸攏起來,構(gòu)成完整的產(chǎn)品設(shè)計。負責(zé)定義設(shè)計的各個組成部分并將其組合起來以滿足產(chǎn)品設(shè)計規(guī)范的人就是通觀產(chǎn)品開發(fā)全局的人,多數(shù)情況下是系統(tǒng)設(shè)
  • 關(guān)鍵字: 嵌入式設(shè)計  SoC  ASIC  201008  

軟件無線電設(shè)計中ASIC、FPGA和DSP的選擇

  • ASIC、FPGA和DSP的應(yīng)用領(lǐng)域呈現(xiàn)相互覆蓋的趨勢,使設(shè)計人員必須在軟件無線電結(jié)構(gòu)設(shè)計中重新考慮器件選擇...
  • 關(guān)鍵字: FPGA  ASIC  DSP  軟件無線電  

歐勝myZone技術(shù)為耳機和耳麥提供數(shù)字環(huán)境噪聲消除專用電路

  •   歐勝微電子有限公司今日宣布推出編號為WM2002的創(chuàng)新型立體聲耳機驅(qū)動器,它是全球第一款可商業(yè)應(yīng)用的環(huán)境噪聲消除(ANC)特定用途集成電路(ASIC)。WM2002帶有歐勝革命性的myZone™數(shù)字環(huán)境噪音消除(ANC)技術(shù),它將確保全球電子制造商們?yōu)橄M者提供高性價比的、針對主流市場的、帶噪音消除的耳機和耳麥。   WM2002采用獨有的前饋噪音消除技術(shù),可提供同類最佳的數(shù)字ANC性能,最高的峰值主動環(huán)境噪音消除可達30dB。通過聲學(xué)實現(xiàn)手段,WM2002可主動消除頻率高達3.5K
  • 關(guān)鍵字: 歐勝微電子  ASIC  驅(qū)動器  WM2002  

如何選用軟件無線電結(jié)構(gòu)設(shè)計器件

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: 軟件無線電  ASIC  FPGA  

賽靈思28納米FPGA明年量產(chǎn) 強攻ASIC陣地

  •   現(xiàn)場可編程邏輯閘陣列芯片(FPGA)近年來加速取代特殊應(yīng)用芯片(ASIC)市場,F(xiàn)PGA雙雄賽靈思(Xilinx)與阿爾特拉(Altera)先后推出28納米FPGA產(chǎn)品,可望加速FPGA取代ASIC市場,賽靈思亞太區(qū)營銷及應(yīng)用總監(jiān)張宇清指出,28納米FPGA可大幅提升效能,并降低功耗與價格,拓展以往FPGA無法取代的ASIC市場,加速FPGA 市場的成長力道。   張宇清指出,F(xiàn)PGA要取代ASIC市場有4大障礙,包括需要提高更大的容量、更高的系統(tǒng)效能、更低的功耗與更低的成本,過去在40納米雖然已有
  • 關(guān)鍵字: FPGA  ASIC  28納米  

軟件無線電設(shè)計中ASIC、FPGA和DSP的選擇策略

可編程ASIC器件主從式下載開發(fā)系統(tǒng)的設(shè)計

  • 1引言當(dāng)前在EDA領(lǐng)域,只要具備臺式或筆記本電腦并裝有工具軟件,就可以方便地對可編程ASIC(CPLD/FPGA)...
  • 關(guān)鍵字: FPGA  ASIC  嵌入式  EDA  ISP  

印度半導(dǎo)體市場增長15%

  •   按印度半導(dǎo)體聯(lián)盟(ISA) 報道,隨著印度國內(nèi)電子市場的迅速增長,電子工業(yè)的發(fā)展己被國內(nèi)提到議事日程上來。   按ISA的一份研究報告,2009印度半導(dǎo)體市場達54億美元及到2011年可能增長達到80億美元以上,年均增長率可達22%。   按ISA的數(shù)據(jù),2009印度存儲器芯片市場為13億美元,ASSP芯片市場為11億美元,微處理器芯片7.34億美元,ASIC芯片5.81億美元,模擬功率芯片3.38億美元,模擬混合訊號芯片3.34億美元,傳感器芯片1.54億美元,Logic/FPGA 1.34億美
  • 關(guān)鍵字: ASIC  存儲器  模擬功率芯片  

意法半導(dǎo)體與清華大學(xué)建立長期研發(fā)戰(zhàn)略合作伙伴關(guān)系

  •   意法半導(dǎo)體與清華大學(xué)深圳研究生院達成建立長期研發(fā)戰(zhàn)略合作伙伴關(guān)系。從2002年建立ASIC專用集成電路合作研究中心開始,本戰(zhàn)略合作協(xié)議的簽訂代表雙方的合作關(guān)系已進入第二階段。   意法半導(dǎo)體將在數(shù)字多媒體芯片和應(yīng)用軟件以及先進模擬芯片和應(yīng)用軟件方面為清華大學(xué)提供工程項目、技術(shù)支持和先進設(shè)計工具。根據(jù)本協(xié)議的規(guī)定,意法半導(dǎo)體還將向清華大學(xué)深圳研究生院提供5年的研發(fā)經(jīng)費,每年100萬人民幣,并負責(zé)每年研發(fā)項目全面評審。   清華大學(xué)深圳研究生院和清華大學(xué)電子工程系將為雙方的長期研發(fā)合作提供充足的人才資
  • 關(guān)鍵字: ST  ASIC  

回看過去10年芯片仿真驗證

  •   全球IC設(shè)計與10年之前有很大差別,那時EVE公司剛開始設(shè)計它的第一個產(chǎn)品。在2000年時半導(dǎo)體業(yè)正狂熱的進入一個新時代。   回看那時,工藝技術(shù)是180納米及設(shè)計晶體管的平均數(shù)在2000萬個。一個ASIC平均100萬門,而大的設(shè)計到1000萬門及最大的設(shè)計在1億個門。僅只有很少部分設(shè)計從功能上采用嵌入式軟件。   驗證占整個設(shè)計周期的70%時間及僅只有在大的CPU或圖像芯片設(shè)計中才采用仿真emulation。在2000年EVE的仿真系統(tǒng)能夠進行60萬門的ASIC,幾乎己到極限。   到2010
  • 關(guān)鍵字: 芯片設(shè)計  ASIC  仿真驗證  

回看過去10年的芯片設(shè)計

  •   全球IC設(shè)計與10年之前有很大差別,那時EVE公司剛開始設(shè)計它的第一個產(chǎn)品。在2000年時半導(dǎo)體業(yè)正狂熱的進入一個新時代。   回看那時,工藝技術(shù)是180納米及設(shè)計晶體管的平均數(shù)在2000萬個。一個ASIC平均100萬門,而大的設(shè)計到1000萬門及最大的設(shè)計在1億個門。僅只有很少部分設(shè)計從功能上采用嵌入式軟件。   驗證占整個設(shè)計周期的70%時間及僅只有在大的CPU或圖像芯片設(shè)計中才采用仿真emulation。在2000年EVE的仿真系統(tǒng)能夠進行60萬門的ASIC,幾乎己到極限。   到2010
  • 關(guān)鍵字: IC設(shè)計  ASIC  晶體  

對勾形復(fù)蘇 新需求引領(lǐng)半導(dǎo)體業(yè)革新

  •   今年4月的Globalpress電子峰會如期在美國舊金山舉行,30多家公司的密集講演折射出半導(dǎo)體業(yè)的回暖態(tài)勢,而從與會公司的發(fā)展策略和分享的熱點技術(shù)中,或可一窺半導(dǎo)體業(yè)下一波的發(fā)展方向。本報記者特就其中的熱點技術(shù)進行探討,并就幾家公司的發(fā)展策略進行介紹,以饗讀者。   ASIC與FPGA發(fā)力低功耗   年參加Globalpress電子峰會的企業(yè)代表中,與FPGA相關(guān)的公司數(shù)量眾多,包括Altera、Lattice(萊迪思)、QuickLogic等。而與其呈此消彼長之勢的ASIC陣營也不甘示弱,Op
  • 關(guān)鍵字: ASIC  FPGA  

i-IP(唐芯微電子)將推出Altera SIV ASIC/SOC驗證平臺

  •   I-IP(唐芯微電子)此前推出的Xilinx雙V5 ASIC/SOC原型驗證平臺,經(jīng)過不斷的市場滲透,滿足了一部分需要超大規(guī)模存儲空間、超高性能科學(xué)計算能力的客戶需求,隨著對客戶的深入了解,針對客戶對單芯片大容量ASIC/SOC 原型驗證板產(chǎn)品的需求,公司著手組織研發(fā)資源,利用 ALTERA 最新工藝、主頻更快、功耗更低的高性能FPGA 器件,將全力推出 Altera Stratix IV 360 530 820 可堆疊 ASIC/SOC 原型驗證平臺(MB3100-A3/5/8)。配合尖端的 DDR
  • 關(guān)鍵字: 唐芯微電子  ASIC  SOC  驗證平臺  
共561條 19/38 |‹ « 17 18 19 20 21 22 23 24 25 26 » ›|

dpu asic介紹

您好,目前還沒有人創(chuàng)建詞條dpu asic!
歡迎您創(chuàng)建該詞條,闡述對dpu asic的理解,并與今后在此搜索dpu asic的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473