首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld-pci接口

FPGA實戰(zhàn)演練邏輯篇:FPGA與CPLD

  •   盡管很多人聽說過FPGA和CPLD,但是關于FPGA與CPLD之間的區(qū)別,了解的人可能不是很多。雖然FPGA與CPLD都是“可反復編程的邏輯器件”,但是在技術上卻有一些差異。簡單地說,FPGA就是將CPLD的電路規(guī)模、功能、性能等方面強化之后的產物。(特權同學版權所有)   一般而言, FPGA與CPLD之間的區(qū)別如表1.1所示。(特權同學版權所有)   表1.1 FPGA和CPLD的比較    ?   總而言之,FPGA和CPLD最大的區(qū)別是他們的存儲
  • 關鍵字: FPGA  CPLD  

基于CPLD的光伏逆變器鎖相及保護電路設計

  •   0 引言   在光伏并網系統(tǒng)的逆變器電路中,對電網電壓的鎖相是一項關鍵技術。由于電力系統(tǒng)在工作時會產生較大的電磁干擾,因此,其簡單的鎖相方法很容易受到干擾而失鎖,從而導致系統(tǒng)無法正常運行。在這種情況下,設計采用對電網電壓進行過零檢測后再將信號送人CPLD,然后由CPLD實現對電網電壓進行數字鎖相的方法,可以有效地防止相位因干擾而發(fā)生抖動或者失鎖的現象,保證系統(tǒng)的正常運行。另外,本系統(tǒng)還使用CPLD對DSP產生的PWM波控制信號和系統(tǒng)運行時的各項參數進行監(jiān)控,一旦發(fā)現異常,立即使系統(tǒng)停機,并通知DSP
  • 關鍵字: 濾波器  CPLD  光伏逆變器  

基于DSP+CPLD的伺服控制卡的設計

  •   0 引 言   隨著先進制造技術的迅速發(fā)展,對運動控制的精度要求也越來越高,而運動伺服控制系統(tǒng)的性能很大程度上取決于伺服控制算法,通過運動控制與智能控制的融合,從改進傳統(tǒng)的PID控制,到現代的最優(yōu)控制、自適應控制、智能控制技術,應用先進的智能控制策略達到高質量的運動控制效果,已經成為當前研究的一個熱點。   由于運動伺服控制系統(tǒng)中存在負載模型參數的變化,機械摩擦、電機飽和等非線性因素,造成受控對象的非線性和模型不確定性,使得需要依靠精確的數學模型,系統(tǒng)模型參數的常規(guī)PID控制很難獲得超高精度、快響
  • 關鍵字: DSP  CPLD  

基于CPLD的編碼器解碼接口、PWM輸出方案及其在運動控制卡和伺服驅動器中的應用

  •   引言   在數控機床或其他數控設備中,往往都會用到光柵尺或編碼器等位置傳感部件,用以來測量機械運動部件的實際運動位置及速度信息。那么光柵尺或編碼器測量到的數值,就需要專門的接收部件來處理。一般的編碼器輸出的信號是AB(或ABZ)相正交編碼信號,之所以這樣編碼也是為了將方向信息加入碼流,同時也有利抗干擾等方面的處理。因此在接收這個信號時就需要專門的解碼接口電路,將所得的數據也就是實際運動位置/位置信息傳遞給處理單元,或通過總線(比如PCI)傳遞給數控設備的中央控制系統(tǒng)中,讓控制系統(tǒng)的軟硬件根據測來的實
  • 關鍵字: PWM  CPLD  

基于AT89S52和CPLD的數字轉速表設計

  •   介紹了以89S52單片機和復雜可編程邏輯器件(CPLD)為核心的數字轉速表的設計。采用CPLD來實現轉速、周期、脈寬和占空比的測量計數,單片機完成測試控制、數據處理和顯示輸出。同時,運用等精度的設計方法,克服了基于傳統(tǒng)測速原理轉速表的測量精度隨被測轉速的下降而降低的缺點。實驗結果表明,所設計的數字轉速表性能穩(wěn)定,測量精度高。   基于單片機和CPLD的數字轉速表設計
  • 關鍵字: AT89S52  CPLD  

基于AT89S52和CPLD的自動巡線輪式機器人控制系統(tǒng)

  •   1 引言   輪式移動機器人是機器人研究領域的一項重要內容.它集機械、電子、檢測技術與智能控制于一體。在各種移動機構中,輪式移動機構最為常見。輪式移動機構之所以得到廣泛的應用。主要是因為容易控制其移動速度和移動方向。因此.有必要研制一套完整的輪式機器人系統(tǒng)。并進行相應的運動規(guī)劃和控制算法研究。筆者設計和開發(fā)了基于5l型單片機的自動巡線輪式機器人控制系統(tǒng)。   2 控制系統(tǒng)總體設計   機器人控制系統(tǒng)由主控制電路模塊、存儲器模塊、光電檢測模塊、電機及舵機驅動模塊等部分組成,控制系統(tǒng)的框圖如圖1所示
  • 關鍵字: AT89S52  CPLD  

FPGA是什么?

  •   導讀:本文系統(tǒng)講解了FPGA是什么及其結構、原理、生產廠家等內容,敬請閱讀~~ 一、FPGA是什么- -簡介   FPGA,是Field Programmable Gate Array的簡稱,中文名稱為現場可編程門陣列,是一種可編程器件,是在PAL(可編程邏輯陣列)、GAL(通用陣列邏輯)、CPLD(復雜可編程邏輯器件)等傳統(tǒng)邏輯電路和門陣列的基礎上發(fā)展起來的一種半定制電路,主要應用于ASIC(專用集成電路)領域,既解決了半定制電路的不足,又克服了原有可編程器件門電路數有限的缺點。 二、FP
  • 關鍵字: FPGA  CPLD  FPGA是什么  

基于CPLD技術的看門狗電路設計

  •   隨著現代電子技術的發(fā)展,帶有各種微處理的現代電子設備已廣泛應用于國民生產的各行各業(yè)中。但隨著設備功能越來越強大,程序結構越來越復雜,指令代碼越來越長,加之現場工作環(huán)境的干擾,設備失控,程序“走飛”,各功能模塊“死機”的概率也同樣成倍地增加。對此,常見的解決方法是在電路設計時放置一片硬件看門狗(Watchdog)電路,其目的是在系統(tǒng)“走死”后能強制系統(tǒng)復位并返回初始化程序。隨著CPLD器件被廣泛應用于各種儀器、儀表設備的設計中,而且
  • 關鍵字: CPLD  看門狗  

基于CPLD的系統(tǒng)硬件看門狗設計

  •   引言   在以單片機、DSP等處理器為核心的數字系統(tǒng)中,看門狗是不可缺少的一部分,特別是在對可靠性要求極高的系統(tǒng)中,如箭上伺服控制器,由于箭體內強弱電交叉使用,或者地面測試環(huán)境復雜多變,會產生諸多干擾和輻射。它們的沖擊會使CPU在執(zhí)行指令時的地址碼或操作碼發(fā)生變化,甚至將操作數作為操作碼執(zhí)行,導致程序跑飛。為使系統(tǒng)在規(guī)定時間內重新正常工作,一種有效的措施是采用硬件看門狗技術。   本設計的最初思路來源:實現高可靠性數字伺服控制器軟、硬件看門狗的雙冗余設計要求,目前缺少軍品級國產化硬件看門狗器件,在
  • 關鍵字: CPLD  DSP  

基于SPCE061A和CPLD的電動自行車充電系統(tǒng)研制

  •   電動車由于具有無廢氣污染、無噪音、輕便美觀等特點,受到眾多使用者的青睞。但使用中也暴露出它的局限性,那就是蓄電池的容量決定了它的使用范圍,而且存在充電時間長的缺點。目前隨著電動自行車的發(fā)展,急需解決的問題就是如何實現快速靈活的充電。   隨著電子技術、可編程邏輯器件(FPGA,CPLD)、EDA技術的飛速發(fā)展,基于硬件編程語言的自上而下(TOP-TO-DOWN)設計方法給數字系統(tǒng)的開發(fā)設計帶來了革命性變革,僅使用單片機來實現系統(tǒng)控制的傳統(tǒng)方法正在被越來越多的以MCU+FPGA/CPLD為核心的最新設
  • 關鍵字: SPCE061A  CPLD  

數字電視機頂盒設計方案、技術文獻集錦

  •   “數字電視機頂盒”,它是一種將數字電視信號轉換成模擬信號的變換設備,它對經過數字化壓縮的圖像和聲音信號進行解碼還原,產生模擬的視頻和聲音信號,通過電視顯示器和音響設備給觀眾提供高質量的電視節(jié)目。它采用了兼容的辦法,在中國一直延續(xù)到現在。本文介紹了幾種數字電視機頂盒的設計和使用,供大家參考。   數字電視機頂盒導航式操作系統(tǒng)設計方案   本文對機頂盒各項業(yè)務和操作功能進行模塊化細分歸類,借鑒目前主流消費電子產品操作系統(tǒng)的模式,采用導航式操作系統(tǒng),在主菜單上使用M×
  • 關鍵字: SDRAM  CPLD  

有關FPGA設計開發(fā)軟件ISE的使用技巧、技術文獻匯總

  •   ISE是使用XILINX的FPGA的必備的設計工具。它可以完成FPGA開發(fā)的全部流程,包括設計輸入、仿真、綜合、布局布線、生成BIT文件、配置以及在線調試等,功能非常強大。本文為您提供有關ISE的相關技術文獻,相信讀完之后一定會使您對ISE有一個更深刻的了解。   FPGA設計開發(fā)軟件ISE使用技巧之:ISE軟件簡介   ISE是集成綜合環(huán)境的縮寫,它是Xillinx FPGA/CPLD的綜合性集成設計平臺,該平臺集成了設計、輸入、仿真、邏輯綜合、布局布線與實現、時序分板、芯片下載與配置、功率分析
  • 關鍵字: Xillinx  CPLD  

CPLD對FPGA從并快速加載的解決方案

  •   現場可編程門陣列(FPGA)作為專用集成電路(ASIC)領域的一種半定制電路,可以根據設計的需要靈活實現各種接口或者總線的輸出,在設備端的通信產品中已得到越來越廣泛的使用。FPGA是基于靜態(tài)隨機存儲器(SRAM)結構的,斷電后程序丟失后的每次上電都需要重新加載程序。且隨著FPGA規(guī)模的升級,加載程序的容量也越來越大,如Xilinx公司的Spartan - 6系列中的6SLX150T,其加載容量最大可以達到4.125 MB.   1 FPGA常用配置方式   FPGA的配置數據通常存放在系統(tǒng)中的存儲
  • 關鍵字: CPLD  FPGA  modelsim   

基于CPLD和接觸式圖像傳感器的圖像采集系統(tǒng)

  •   接觸式圖像傳感器CIS( CONTACT Image SENSOR )是繼CCD之后于20世紀90年代研究和開發(fā)的一種新型光電耦合器件[1]。它將光電傳感陣列、LED光源陣列、柱狀透鏡陣列、移位寄存器和模擬開關等集成在一個條狀方形盒內,其工作原理與CCD較為相似,但與CCD相比,CIS具有體積小、價格低、結構簡單、安裝方便等優(yōu)點,目前在傳真機、掃描儀及條碼*器等領域可完全取代CCD圖像傳感器。   本文介紹一種基于復雜可編程邏輯器件CPLD(Complex Programmable LOGIC DE
  • 關鍵字: CPLD  DSP  圖像傳感器  

基于CPLD技術的CMOS圖像傳感器高速采集系統(tǒng)

  •   在當前圖像傳感器市場,CMOS傳感器以其低廉的價格得到越來越多消費者的青睞。在目前的應用中,多數采用軟件進行數據的讀取,但是這樣無疑會浪費指令周期,并且對于高速器件,采用軟件讀取在程序設計上、在時間配合上有一定的難度。因此,為了采集數據量大的圖像信號,本文設計一個以CPLD為核心的圖像采集系統(tǒng),實現了對OV7110CMOS圖像傳感器的高速讀取,其讀取速率可達8 Mb/s。   1、硬件電路方案   圖1為基于CPLD的OV7110CMOS圖像傳感器的高速數據采集系統(tǒng)原理框圖,他主要由2個部分組成:
  • 關鍵字: CPLD  CMOS  OV7110  
共788條 10/53 |‹ « 8 9 10 11 12 13 14 15 16 17 » ›|
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473