EEPW首頁(yè) >>
主題列表 >>
cpld/ppga
cpld/ppga 文章 進(jìn)入cpld/ppga技術(shù)社區(qū)
基于CPLD的LED點(diǎn)陣顯示控制器設(shè)計(jì)
- 場(chǎng)可編程器件(FPGA和CPLD)等ISP器件無須編程器,利用器件廠商提供的編程套件,采用自頂而下的模塊化設(shè)計(jì)方法,使用原理圖或硬件描述語言(VHDL)等方法來描述電路邏輯關(guān)系,可直接對(duì)安裝在目標(biāo)板上的器件編程。它易學(xué)、易用、簡(jiǎn)化了系統(tǒng)設(shè)計(jì),減小了系統(tǒng)規(guī)模,縮短設(shè)計(jì)周期,降低了生產(chǎn)設(shè)計(jì)成本,從而給電子產(chǎn)品的設(shè)計(jì)和生產(chǎn)帶來了革命性的變化。 1、系統(tǒng)結(jié)構(gòu)及工作原理 LED點(diǎn)陣顯示控制的傳統(tǒng)方式是采用單片機(jī)或系統(tǒng)機(jī)作為CPU來實(shí)現(xiàn),當(dāng)系統(tǒng)顯示的信息比較多時(shí),由于單片機(jī)的輸入/輸出端口(I/O)有
- 關(guān)鍵字: CPLD LED 點(diǎn)陣
基于CPLD的數(shù)據(jù)采集與顯示接口設(shè)計(jì)及實(shí)現(xiàn)
- 0 引 言 CPLD稱為復(fù)雜可編程邏輯設(shè)計(jì)芯片,它是大規(guī)??删幊唐骷?,具有高集成度、高可靠性、高速度的特點(diǎn)。CPLD是利用EDA技術(shù)進(jìn)行電子系統(tǒng)設(shè)計(jì)的載體。硬件描述語言是EDA技術(shù)進(jìn)行電子系統(tǒng)設(shè)計(jì)的主要表達(dá)手段,VHDL語言是常用的硬件描述語言之一;軟件開發(fā)工具是利用EDA技術(shù)進(jìn)行電子系統(tǒng)設(shè)計(jì)的智能化的自動(dòng)化設(shè)計(jì)工具,常用開發(fā)工具有QuartusII,Ispexpert,F(xiàn)oundation等。CPLD以高速、高可靠性、串并行工作方式等特點(diǎn)在電子設(shè)計(jì)中廣泛應(yīng)用。它打破了軟硬件之間的界限,加速了產(chǎn)
- 關(guān)鍵字: CPLD MCS-51 數(shù)據(jù)采集
基于ARM+CPLD的實(shí)時(shí)圖像采集模塊設(shè)計(jì)
- 摘要:介紹了32位嵌入式系統(tǒng)及應(yīng)用現(xiàn)狀,指出了在嵌入式實(shí)時(shí)圖像采集的重要性和存在問題,提出了一種基于嵌入式系統(tǒng)總線接口的實(shí)時(shí)圖像采集模塊的實(shí)現(xiàn)方法。 關(guān)鍵詞:32位嵌入式系統(tǒng) CMOS攝像 實(shí)時(shí)圖像采集 1 32位嵌入式系統(tǒng)及其應(yīng)用現(xiàn)狀 1.1 32位嵌入式系統(tǒng)概述 嵌入式系統(tǒng)是后PC時(shí)代的主導(dǎo),當(dāng)?shù)投说那度胧较到y(tǒng)無法滿足信息化、智能化、網(wǎng)絡(luò)化時(shí)代的更高要求時(shí),32位嵌入式系統(tǒng)應(yīng)運(yùn)而生。32位嵌入式系統(tǒng)是電腦硬件與軟件的有機(jī)結(jié)合。嵌入式設(shè)計(jì)的目的在于滿足某種特殊的功能。嵌入式系
- 關(guān)鍵字: ARM CPLD CMOS攝像
基于FPGA/CPLD的VHDL語言電路設(shè)計(jì)優(yōu)化方法
- VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起來的。它是一種面向設(shè)計(jì)、多層次的硬件描述語言,是集行為描述、RTL描述、門級(jí)描述功能為一體的語言,并已成為描述、驗(yàn)證和設(shè)計(jì)數(shù)字系統(tǒng)中最重要的標(biāo)準(zhǔn)語言之一。由于VHDL在語法和風(fēng)格上類似于高級(jí)編程語言,可讀性好,描述能力強(qiáng),設(shè)計(jì)方法靈活,可移植性強(qiáng),因此它已成為廣大EDA工程師的首選。目前,
- 關(guān)鍵字: FPGA CPLD VHDL
基于CPLD的LED顯示屏控制電路設(shè)計(jì)
- 引言 近年來,隨著計(jì)算機(jī)技術(shù)和集成電路技術(shù)的飛速發(fā)展,得到廣泛應(yīng)用的大屏幕顯示系統(tǒng)當(dāng)屬視頻LED顯示系統(tǒng)。在LED顯示技術(shù)中,由于紅色、綠色發(fā)光二極管的亮度、光效色差等性能也得到了很大的提高,加之計(jì)算機(jī)多媒體制作軟件的發(fā)展,現(xiàn)在偽彩視頻LED顯示系統(tǒng)的制造成本大大降低,應(yīng)用領(lǐng)域不斷增加。這種偽彩色視頻LED顯示系統(tǒng)采用了計(jì)算機(jī)多媒體技術(shù),全同步動(dòng)態(tài)顯示視頻圖像,圖像清晰,亮度高,無拼縫,每種顏色的視頻灰度等級(jí)已經(jīng)由早期的16級(jí)灰度上升現(xiàn)在的256灰度,隨著大規(guī)模集成電路和專用元器件的發(fā)展,256
- 關(guān)鍵字: CPLD LED 顯示屏
基于CPLD的DRAM控制器設(shè)計(jì)方法
- 80C186XL16位嵌入式微處理器是Intel公司在嵌入式微處理器市場(chǎng)的上導(dǎo)產(chǎn)品之一,已廣泛應(yīng)用于電腦終端、程控交換和工控等領(lǐng)域。在該嵌入式微處理器片內(nèi),集成有DRAM RCU單元,即DRAM刷新控制單元。RCU單元可以自動(dòng)產(chǎn)生DRAM刷新總線周期,它工作于微處理器的增益模式下。經(jīng)適當(dāng)編程后,RCU將向?qū)⑻幚砥鞯?BIU(總線接口)單元產(chǎn)生存儲(chǔ)器讀請(qǐng)求。對(duì)微處理器的存儲(chǔ)器范圍編程后,BIU單元執(zhí)行刷新周期時(shí),被編程的存儲(chǔ)器范圍片選有效。 存儲(chǔ)器是嵌入式計(jì)算機(jī)系統(tǒng)的重要組成部分之一。通常采用靜態(tài)
- 關(guān)鍵字: CPLD DRAM VHDL
基于CPLD的LED顯示屏控制電路設(shè)計(jì)
- 引言 近年來,隨著計(jì)算機(jī)技術(shù)和集成電路技術(shù)的飛速發(fā)展,得到廣泛應(yīng)用的大屏幕顯示系統(tǒng)當(dāng)屬視頻LED顯示系統(tǒng)。在LED顯示技術(shù)中,由于紅色、綠色發(fā)光二極管的亮度、光效色差等性能也得到了很大的提高,加之計(jì)算機(jī)多媒體制作軟件的發(fā)展,現(xiàn)在偽彩視頻LED顯示系統(tǒng)的制造成本大大降低,應(yīng)用領(lǐng)域不斷增加。這種偽彩色視頻LED顯示系統(tǒng)采用了計(jì)算機(jī)多媒體技術(shù),全同步動(dòng)態(tài)顯示視頻圖像,圖像清晰,亮度高,無拼縫,每種顏色的視頻灰度等級(jí)已經(jīng)由早期的16級(jí)灰度上升現(xiàn)在的256灰度,隨著大規(guī)模集成電路和專用元器件的發(fā)展,256
- 關(guān)鍵字: CPLD LED 顯示屏
一種基于CPLD的單片機(jī)脈沖信號(hào)源設(shè)計(jì)
- 單片機(jī)產(chǎn)生的脈沖信號(hào)源由于是靠軟件實(shí)現(xiàn)的,所以輸出頻率及步進(jìn)受單片機(jī)時(shí)鐘頻率、指令數(shù)和指令執(zhí)行周期的限制。文中介紹了一種以CPLD為核心的脈沖信號(hào)源,脈沖信號(hào)源的參數(shù)(頻率、占空比)由工控機(jī)通過I/O板卡設(shè)置,設(shè)定的參數(shù)由數(shù)碼管顯示,這種脈沖信號(hào)源與其它脈沖信號(hào)發(fā)生電路相比具有輸出頻率高、步進(jìn)小(通過選用高速CPLD可提高頻率及縮小步進(jìn))、精度高、參數(shù)調(diào)節(jié)方便、易于修改等優(yōu)點(diǎn)。 1系統(tǒng)組成及工作原理 脈沖信號(hào)源電路核心采用一片可編程邏輯器件EPM7128SLC84—10,它屬于
- 關(guān)鍵字: CPLD Altera MAX7000
基于CPLD的單片機(jī)與ISA總線接口的并行通信設(shè)計(jì)
- 摘要:介紹了用ALTERA公司MAX7000系列CPLD芯片實(shí)現(xiàn)單片機(jī)與PC104ISA總線接口之間的關(guān)行通信。給出了系統(tǒng)設(shè)計(jì)方法及程序源代碼。 關(guān)鍵詞:CPLD ISA總線 并行通信 CPLD(Complex Programmable Logic Device)是一種復(fù)雜的用戶可編程邏輯器件,由于采用連續(xù)連接結(jié)構(gòu),易于預(yù)測(cè)延時(shí),從而使電路仿真更加準(zhǔn)確。CPLD是標(biāo)準(zhǔn)的大規(guī)模集成電路產(chǎn)品,可用于各種數(shù)字邏輯系統(tǒng)的設(shè)計(jì)。近年來,由于采用先進(jìn)的集成工藝和大指量生產(chǎn),CPLD器件成本不斷下降,集
- 關(guān)鍵字: CPLD ISA總線 并行通信
一種基于ARM和CPLD的嵌入式視覺系統(tǒng)設(shè)計(jì)
- 目前,關(guān)于視覺系統(tǒng)的研究已經(jīng)成為熱點(diǎn),也有開發(fā)出的系統(tǒng)可供參考。但這些系統(tǒng)大多是基于PC機(jī)的,由于算法和硬件結(jié)構(gòu)的復(fù)雜性而使其在小型嵌入式系統(tǒng)中的應(yīng)用受到了限制。上述系統(tǒng)將圖像數(shù)據(jù)采集后,視覺處理算法是在PC機(jī)上實(shí)現(xiàn)的。隨著嵌入式微處理器技術(shù)的進(jìn)步,32位 ARM處理器系統(tǒng)擁有很高的運(yùn)算速度和很強(qiáng)的信號(hào)處理能力,可以作為視覺系統(tǒng)的處理器,代替PC機(jī)來實(shí)現(xiàn)簡(jiǎn)單的視覺處理算法。下面介紹一種基于ARM和 CPLD的嵌入式視覺系統(tǒng),希望能分享嵌入式視覺開發(fā)過程中的一些經(jīng)驗(yàn)。 1 系統(tǒng)方案與原理 在嵌入式視覺的
- 關(guān)鍵字: ARM CPLD
基于DSP+CPLD的嵌入式高速圖像通信系統(tǒng)設(shè)計(jì)
- 1 引言 隨著現(xiàn)代的圖形采集技術(shù)發(fā)展迅速,各種基于ISA,PCI,USB1.1等總線的圖形采集卡速度已經(jīng)不能滿足用戶的需求,而采用 USB2.0以后就可以解決這個(gè)傳輸速度上的瓶頸,USB2.0的速度是480Mbits/s,完全可以滿足圖像采集、傳輸以及后續(xù)處理的要求。系統(tǒng)中采用 DSP+CPLD的硬件設(shè)計(jì)方案,采用現(xiàn)場(chǎng)可編程芯片 CPLD及兩片 SRAM構(gòu)成的圖像采集和存儲(chǔ)系統(tǒng),可以根據(jù)不同的需要進(jìn)行現(xiàn)場(chǎng)編程,具有通用性好、價(jià)格相對(duì)便宜,易于系統(tǒng)調(diào)試,升級(jí)等特點(diǎn)。系統(tǒng)中 CPLD選擇的型號(hào)是 ALTER
- 關(guān)鍵字: DSP CPLD
基于CPLD的臭氧電源控制系統(tǒng)設(shè)計(jì)
- 臭氧被喻為“綠色”消毒產(chǎn)品,在國(guó)內(nèi)外得到廣泛應(yīng)用。近年來,臭氧技術(shù)作為環(huán)保產(chǎn)業(yè)的重要組成部分,受到越來越多人的重視。相關(guān)產(chǎn)品已從飲用水處理系統(tǒng)拓展到污水處理、空氣凈化、家庭環(huán)境污染防治、醫(yī)療保健等領(lǐng)域。 臭氧發(fā)生器供電電源是臭氧發(fā)生器的重要組成部分,供電電源的電壓、頻率和波形是影響臭氧發(fā)生器效率的重要因素。發(fā)生器的結(jié)構(gòu)、氣源和冷卻系統(tǒng)確定后,電源系統(tǒng)的性能與品質(zhì)就成為影響發(fā)生器效率的關(guān)鍵。上世紀(jì)80年代后,半導(dǎo)體器件的發(fā)展使臭氧電源發(fā)生質(zhì)的變化,逆變式電源成為臭氧發(fā)生電源的主要形
- 關(guān)鍵字: CPLD VCO
基于CPLD的電磁扳機(jī)控制儀設(shè)計(jì)
- 引言 靶場(chǎng)測(cè)試領(lǐng)域中槍械的擊發(fā)是一個(gè)重要的環(huán)節(jié)。傳統(tǒng)的槍械擊發(fā)采用人工方式,即射擊人員聽到射擊指令后手工扣動(dòng)槍械扳機(jī)進(jìn)行擊發(fā),這種方式存在兩方面的問題:其一,無法保證安全性。人員操作時(shí)有可能由于疲勞或者聽錯(cuò)指令進(jìn)行了誤操作,則可能造成靶道內(nèi)人員安全事故,而在有些應(yīng)用場(chǎng)合,如防彈頭盔穿甲實(shí)驗(yàn),射擊人員必須面對(duì)防彈頭盔進(jìn)行射擊,彈頭有可能反彈回來傷及射擊人員。上述兩種安全事故在國(guó)內(nèi)靶場(chǎng)都曾發(fā)生過。其二,隨著靶場(chǎng)測(cè)試技術(shù)的不斷發(fā)展,靶場(chǎng)測(cè)試所用的設(shè)備種類越來越多,精度也越來越高,因此,不同的測(cè)試設(shè)備如何保持一
- 關(guān)鍵字: CPLD RS232
一種基于CPLD的步進(jìn)電機(jī)驅(qū)動(dòng)模塊設(shè)計(jì)及實(shí)現(xiàn)
- 0引言 數(shù)控技術(shù)是以數(shù)字量編程實(shí)現(xiàn)控制機(jī)械或其他設(shè)備自動(dòng)工作的技術(shù),數(shù)控機(jī)床就是采用了數(shù)控技術(shù)的機(jī)床,或者說裝備了數(shù)控系統(tǒng)的機(jī)床。機(jī)床數(shù)控系統(tǒng)主要由幾個(gè)部分組成:零件加工程序的輸入、數(shù)據(jù)處理、插補(bǔ)計(jì)算和運(yùn)動(dòng)機(jī)構(gòu)的控制。本文主要介紹最后一個(gè)部分運(yùn)動(dòng)機(jī)構(gòu)的控制,即如何控制電機(jī)的動(dòng)作。可選的電機(jī)有很多種,在這里我們選擇步進(jìn)電機(jī)。 步進(jìn)電機(jī)是數(shù)字控制電機(jī),是一種將電脈沖轉(zhuǎn)換成角位移的精密執(zhí)行元件。它的旋轉(zhuǎn)是以固定的角度一步一步運(yùn)行的,每給步進(jìn)電機(jī)發(fā)一個(gè)脈沖電機(jī)就旋轉(zhuǎn)一個(gè)固定的角度,只要脈沖數(shù)發(fā)的正確,電機(jī)就能
- 關(guān)鍵字: CPLD 步進(jìn)電機(jī)
一種基于CPLD的溫度測(cè)試系統(tǒng)設(shè)計(jì)
- 1 系統(tǒng)設(shè)計(jì)方案 1.1 動(dòng)態(tài)存儲(chǔ)測(cè)試 所謂存儲(chǔ)測(cè)試技術(shù),是指在對(duì)被測(cè)對(duì)象無影響或影響在允許范圍的條件下,在被測(cè)體內(nèi)置入微型存儲(chǔ)測(cè)試儀器,現(xiàn)場(chǎng)實(shí)時(shí)完成信息快速采集與存儲(chǔ),事后回收記錄儀,由計(jì)算機(jī)處理和再現(xiàn)被測(cè)信息的一種動(dòng)態(tài)測(cè)試技術(shù)。 1.2 測(cè)試系統(tǒng)總體設(shè)計(jì) 本次設(shè)計(jì)的溫度測(cè)試系統(tǒng),主要是利用CPLD來實(shí)現(xiàn)。溫度傳感器將外界溫度信號(hào)轉(zhuǎn)換為微弱的電壓信號(hào),通過模擬電路部分將輸入信號(hào)進(jìn)行放大和濾波,再經(jīng)過A/D轉(zhuǎn)化電路把模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),然后經(jīng)過FIFO存入存儲(chǔ)器,計(jì)算機(jī)通過接口電路對(duì)數(shù)據(jù)進(jìn)行讀
- 關(guān)鍵字: CPLD FIFO
cpld/ppga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/ppga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/ppga的理解,并與今后在此搜索cpld/ppga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/ppga的理解,并與今后在此搜索cpld/ppga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473