首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> arm+fpga

如何選擇ARM CPU的操作系統(tǒng)

  •        從8位/16位單片機(jī)發(fā)展到以ARM CPU核為代表的32位嵌入式處理器,嵌入式操作系統(tǒng)將替代傳統(tǒng)的由手工編制的監(jiān)控程序或調(diào)度程序,成為重要的基礎(chǔ)組件。更重要的是嵌入式操作系統(tǒng)對(duì)應(yīng)用程序可以起到屏蔽的作用,使應(yīng)用程序員面向操作系統(tǒng)級(jí)開(kāi)發(fā)應(yīng)用軟件,并易于在不同的ARM核的嵌入式處理器上移植。 嵌入式操作系統(tǒng)都具有一定的實(shí)時(shí)性,易于裁剪和伸縮,可以適合于從ARM7到Xscale各種ARM CPU和各種檔次的應(yīng)
  • 關(guān)鍵字: ARM  CPU  操作系統(tǒng)  MCU和嵌入式微處理器  

數(shù)字匹配濾波器的優(yōu)化設(shè)計(jì)與FPGA實(shí)現(xiàn)

  • 介紹在直接序列擴(kuò)頻通信中應(yīng)用數(shù)字匹配濾波器實(shí)現(xiàn)m序列同步,分析其具體結(jié)構(gòu),詳細(xì)討論了其基于FPGA(現(xiàn)場(chǎng)可編程門陣列)的性能優(yōu)化。
  • 關(guān)鍵字: FPGA  數(shù)字  濾波器  優(yōu)化設(shè)計(jì)    

FPGA最新發(fā)展趨勢(shì)觀察

  •        面對(duì)掩膜制造成本呈倍數(shù)攀升,過(guò)去許多中、小用量的芯片無(wú)法用先進(jìn)的工藝來(lái)生產(chǎn),對(duì)此不是持續(xù)使用舊工藝來(lái)生產(chǎn),就是必須改用FPGA芯片來(lái)生產(chǎn)……         就在半導(dǎo)體大廠持續(xù)高呼摩爾定律(Moore’s Law)依然有效、適用時(shí),其實(shí)背后有著不為人知的事實(shí)!理論上每18至24個(gè)月能在相同的單位面積內(nèi)多擠入一倍的晶體管數(shù),這意味著電路
  • 關(guān)鍵字: FPGA  發(fā)展  趨勢(shì)  其他IC  制程  

基于FPGA的線陣CCD驅(qū)動(dòng)器設(shè)計(jì)

  • 介紹一種基于FPGA設(shè)計(jì)線陣CCD器件TCDl208AP復(fù)雜驅(qū)動(dòng)電路和整個(gè)CCD的電子系統(tǒng)控制邏輯時(shí)序的方法,并給出時(shí)序仿真波形。工程實(shí)踐結(jié)果表明,該驅(qū)動(dòng)電路結(jié)構(gòu)簡(jiǎn)單、功耗小、成本低、抗干擾能力強(qiáng),適應(yīng)工程小型化的要求。
  • 關(guān)鍵字: FPGA  CCD  線陣  動(dòng)器設(shè)計(jì)    

ACTEL推出最低功耗FPGA為基礎(chǔ)的Icicle 工具套件

  •   Actel公司推出全新Icicle™ 工具套件,進(jìn)一步彰顯業(yè)界最低功耗現(xiàn)場(chǎng)可編程門陣列 (FPGA) 在便攜式解決方案中的優(yōu)勢(shì)。新工具套件充分利用Actel的5微瓦 (µW) IGLOO™ FPGA,展現(xiàn)了IGLOO在便攜式應(yīng)用中的超低功耗特性、靈活的實(shí)現(xiàn)方案選項(xiàng)和節(jié)省電池能量的優(yōu)勢(shì)。該套件可讓設(shè)計(jì)人員輕松且快速地對(duì)其基于IGLOO的低功耗便攜式設(shè)計(jì)進(jìn)行編程、評(píng)估和修改。其中,1.4” x 3.6”的 Icicle評(píng)測(cè)板由可充電的鋰離子電池供電,在纖小型手機(jī)設(shè)計(jì)中,
  • 關(guān)鍵字: Actel  FPGA  Icicle  開(kāi)發(fā)工具  

基于AVR和FPGA高精度數(shù)字式移相發(fā)生器的設(shè)計(jì)

  •   1 引 言   移相信號(hào)發(fā)生器屬于信號(hào)源的一個(gè)重要組成部分,但傳統(tǒng)的模擬移相有許多不足,如移相輸出波形易受輸入波形的影響,移相角度與負(fù)載的大小和性質(zhì)有關(guān),移相精度不高,分辨率較低等。而且,傳統(tǒng)的模擬移相不能實(shí)現(xiàn)任意波形的移相,這主要是因?yàn)閭鹘y(tǒng)的模擬移相由移相電路的幅相特性所決定,對(duì)于方波、三角波、鋸齒波等非正弦信號(hào)各次諧波的相移、幅值衰減不一致,從而導(dǎo)致輸出波形發(fā)生畸變。目前利用DDS技術(shù)產(chǎn)生信號(hào)源的方法得到了廣泛的應(yīng)用,但是專用DDS芯片由于采用特定的集成工藝,內(nèi)部數(shù)字信號(hào)抖動(dòng)很小,不可以輸出高質(zhì)
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  AVR  FPGA  發(fā)生器  MCU和嵌入式微處理器  

多時(shí)鐘域數(shù)據(jù)傳遞的FPGA實(shí)現(xiàn)

  •   隨著EDA技術(shù)的發(fā)展,由于其在電子系統(tǒng)設(shè)計(jì)領(lǐng)域中的明顯優(yōu)勢(shì),F(xiàn)PGA已經(jīng)在許多方面得到了廣泛應(yīng)用,特別是在無(wú)線通信領(lǐng)域,F(xiàn)PGA以其極強(qiáng)的實(shí)時(shí)性,指令軟件編程的極大靈活性贏得了巨大的市場(chǎng)。本文采用FPGA來(lái)設(shè)計(jì)一款廣泛應(yīng)用于計(jì)算機(jī)、Modem、數(shù)據(jù)終端以及許多其他數(shù)字設(shè)備之間的數(shù)據(jù)傳輸?shù)膶S卯惒讲⑿型ㄐ沤涌谛酒瑢?shí)現(xiàn)了某一時(shí)鐘域(如66 MHz)的8位并行數(shù)據(jù)到另一低時(shí)鐘域(如40 MHz)16位并行數(shù)據(jù)的異步轉(zhuǎn)換,并且客戶可以根據(jù)自己的要求進(jìn)行數(shù)據(jù)定義。完成數(shù)據(jù)在不同時(shí)鐘域間的正確傳遞的同時(shí)防止亞穩(wěn)
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  數(shù)字電路  觸發(fā)器  MCU和嵌入式微處理器  數(shù)據(jù)采集  

Altera發(fā)售全線65nm Cyclone III FPGA

  •   Altera宣布低功耗、低成本Cyclone III系列65-nm FPGA所有8個(gè)型號(hào)的產(chǎn)品級(jí)芯片實(shí)現(xiàn)量產(chǎn)。自從2007年3月推出以來(lái),Cyclone III系列產(chǎn)品已迅速應(yīng)用于無(wú)線、軍事、顯示、汽車和工業(yè)市場(chǎng)的大量客戶系統(tǒng)中。   Altera公司低成本產(chǎn)品營(yíng)銷總監(jiān)Luanne Schirrmeister評(píng)論說(shuō):“作為業(yè)界首款也是唯一一款65-nm低成本FPGA系列,Cyclone III器件在數(shù)字系統(tǒng)設(shè)計(jì)中前所未有地同時(shí)實(shí)現(xiàn)了高密度、低功耗和低成本。而當(dāng)今FPGA設(shè)計(jì)人員需要的是經(jīng)過(guò)硬件測(cè)試的
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  FPGA  Cyclone  III  MCU和嵌入式微處理器  

高密度IC設(shè)計(jì)中面臨的ASIC與FPGA的抉擇

  •   在過(guò)去10年間,全世界的設(shè)計(jì)人員都討論過(guò)使用ASIC或者FPGA來(lái)實(shí)現(xiàn)數(shù)字電子設(shè)計(jì)的好處。通常這些討論將完全定制IC的性能優(yōu)勢(shì)和低功耗與FPGA的靈活性和低NRE成本進(jìn)行比較。設(shè)計(jì)隊(duì)伍應(yīng)當(dāng)在ASIC設(shè)計(jì)中先期進(jìn)行NRE投資,以最大限度地提高性能、降低尺寸以及降低大批量制造時(shí)的成本?或者設(shè)計(jì)隊(duì)伍應(yīng)該為市場(chǎng)設(shè)計(jì)只有FPGA能夠提供的具有高度可配置功能、能夠快速完成任務(wù)的最終產(chǎn)品?   事實(shí)上,由于高密度IC設(shè)計(jì)面臨的日益嚴(yán)重的挑戰(zhàn),上面的觀點(diǎn)并不重要。隨著ASIC設(shè)計(jì)人員進(jìn)入每一個(gè)新的工藝過(guò)程,設(shè)計(jì)變得
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  ASIC  IC  FPGA  模擬IC  

AMR、ARM和MRM技術(shù)簡(jiǎn)介

  • 一、AMR簡(jiǎn)介    AMR(Audio/MODEM Riser,聲音/調(diào)制解調(diào)器插卡)是一套開(kāi)放工業(yè)標(biāo)準(zhǔn),它定義的擴(kuò)展卡可同時(shí)支持聲音及MODEM功能。采用這種設(shè)計(jì),可有效降低成本,同時(shí)解決聲音與MODEM子系統(tǒng)目前在功能上的一些限制。    人們其實(shí)早就想把MODEM子系統(tǒng)集成到主板上,但由于存在電磁干擾以及另一些不方便的因素,所以MODEM最重要的模擬I/O(編碼/譯碼器和DAA)電路暫時(shí)還不能直接焊到主板上。Intel公司之所以制訂這套AMR規(guī)則,很重要的一個(gè)目的就是
  • 關(guān)鍵字: AMR  ARM  MRM  嵌入式  

ARM入門方法

  • 1.抓住51開(kāi)發(fā)ARM ????????這幾個(gè)月來(lái)我一直都爬在51的問(wèn)題,自己都有一點(diǎn)笑自己了,用了4個(gè)月的時(shí)間,來(lái)鞏固51的原理和程序,還好我自己算是走過(guò)來(lái)了,自己笨,身邊的高才生又看不上51的原理,他們都比較“牛”,說(shuō)51過(guò)時(shí)了,你問(wèn)那個(gè)做什么???我比較郁悶!過(guò)時(shí)嗎?我有一點(diǎn)懷疑? ???????他們不愿意說(shuō)有他們自己的理由,沒(méi)有人強(qiáng)求,靠自己好了。
  • 關(guān)鍵字: ARM  入門  嵌入式系統(tǒng)  嵌入式  

Stratix III FPGA性能達(dá)到了533-MHz DDR3接口標(biāo)準(zhǔn)

  •   Altera公司宣布,Stratix® III FPGA的DDR3存儲(chǔ)器接口速率超過(guò)1067 Mbps,存儲(chǔ)器性能比競(jìng)爭(zhēng)FPGA解決方案高出33%。更寬的存儲(chǔ)器帶寬支持新的通信、計(jì)算和視頻處理應(yīng)用,以前很難實(shí)現(xiàn)這類應(yīng)用或者需要增加存儲(chǔ)器塊才能實(shí)現(xiàn)。Altera的Stratix III FPGA系列是業(yè)界唯一完全符合JESD79-3 JEDEC DDR3 SDRAM標(biāo)準(zhǔn)的FPGA,該標(biāo)準(zhǔn)包括為提高性能而制定的高性能讀寫(xiě)均衡規(guī)范。   Altera高端產(chǎn)品營(yíng)銷資深總監(jiān)David Greenfie
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  FPGA  DDR3  MCU和嵌入式微處理器  

基于FPGA的X射線安檢設(shè)備控制器設(shè)計(jì)

  •   摘 要:依據(jù)X射線安檢設(shè)備各部分工作原理及控制要求,本文采用FPGA和以太網(wǎng)技術(shù)設(shè)計(jì)了基于FPGA的X射線安檢設(shè)備控制器。本文以Xilinx公司的ISE為開(kāi)發(fā)平臺(tái),在ModelSim中仿真了控制器各個(gè)模塊的功能,得到了符合控制器要求的波形。   關(guān)鍵詞:FPGA;X射線線性陣列探測(cè)卡;CS8900A;TCP/IP   引言   X射線安檢設(shè)備廣泛應(yīng)用于機(jī)場(chǎng)、車站、海關(guān)、港口、倉(cāng)庫(kù)等地。近年來(lái)由于犯罪分子大量使用先進(jìn)的偽裝技術(shù),使傳統(tǒng)的安檢設(shè)備顯得力不從心。針對(duì)上述情況,本文設(shè)計(jì)了基于FPGA的X
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  X射線線性陣列探測(cè)卡  CS8900A  MCU和嵌入式微處理器  

基于FPGA的電渦流緩速器控制系統(tǒng)

  •   摘 要:本文提出了一種基于FPAG芯片的控制系統(tǒng)設(shè)計(jì)方案。系統(tǒng)中利用FPGA狀態(tài)機(jī)高效地控制ADC進(jìn)行信號(hào)采集。在FPGA中搭建的模糊控制器通過(guò)對(duì)勵(lì)磁電流的連續(xù)調(diào)節(jié),實(shí)現(xiàn)了恒速、恒轉(zhuǎn)矩和恒流等控制策略。   關(guān)鍵詞:電渦流緩速器;FPGA;狀態(tài)機(jī);模糊控制   引言   電渦流緩速器的工作原理基于電磁感應(yīng)理論。作為一種輔助制動(dòng)裝置,其減少了主制動(dòng)裝置的機(jī)械摩擦,既提高了壽命,又提高了車輛行駛的安全性、經(jīng)濟(jì)性和舒適性,越來(lái)越受到汽車制造廠家的青睞。但是,由于汽車領(lǐng)域?qū)?shí)時(shí)性要求較高,且模糊控制算法
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  電渦流緩速器  FPGA  狀態(tài)機(jī)  MCU和嵌入式微處理器  

ARM7與FPGA相結(jié)合在工業(yè)控制和故障檢測(cè)中的應(yīng)用

  •   工業(yè)控制中往往需要完成多通道故障檢測(cè)及多通道命令控制(這種多任務(wù)設(shè)置非常普遍),單獨(dú)的CPU芯片由于其外部控制接口數(shù)量有限而難以直接完成多路檢控任務(wù)。故利用ARM芯片與FPGA相結(jié)合來(lái)擴(kuò)展檢控通道是一個(gè)非常好的選擇。這里介紹用Atmel公司ARM7處理器(AT91FR40162)和ALTERA公司的低成本FPGA芯片(cyclone2)結(jié)合使用完成多通道檢控任務(wù)的一種實(shí)現(xiàn)方法。   各部分功能簡(jiǎn)介   圖1為此系統(tǒng)的結(jié)構(gòu)連接框圖。如圖所示,ARM芯片與FPGA芯片之間通過(guò)數(shù)據(jù)總線、地址總線及讀寫(xiě)控
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  ARM7  FPGA  
共10177條 632/679 |‹ « 630 631 632 633 634 635 636 637 638 639 » ›|

arm+fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條arm+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473