首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> arm+fpga

基于FPGA的數(shù)字通信實(shí)訓(xùn)平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:本實(shí)訓(xùn)平臺(tái)著眼于提升高職層次學(xué)生的職業(yè)能力,圍繞典型的數(shù)字通信系統(tǒng)模型,設(shè)計(jì)了擴(kuò)展性強(qiáng)、可測性好的FPGA核心板,并開發(fā)了多個(gè)配套的功能模塊。憑借著FPGA強(qiáng)大的硬件可編程能力,創(chuàng)設(shè)了分層遞進(jìn)的實(shí)驗(yàn)?zāi)J?/li>
  • 關(guān)鍵字: FPGA  數(shù)字通信系統(tǒng)  EP1C3T144  QuartusⅡ9.0  片上通信系統(tǒng)  

基于FPGA IP核的FFT實(shí)現(xiàn)與改進(jìn)

  • 摘要 利用FPGA IP核設(shè)計(jì)了一種快速、高效的傅里葉變換系統(tǒng)。針對(duì)非整數(shù)倍信號(hào)周期截?cái)嗨鶎?dǎo)致的頻譜泄露問題,提出了一種通過時(shí)輸入信號(hào)加窗處理來抑制頻譜泄露的方法。利用Modelsim和Matlab對(duì)設(shè)計(jì)方案進(jìn)行了仿真,同
  • 關(guān)鍵字: FFT  FPGA  IP核  加窗處理  

基于FPGA的多路數(shù)字信號(hào)復(fù)接系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要 數(shù)字復(fù)分接技術(shù)是數(shù)字通信網(wǎng)中的一項(xiàng)重要技術(shù),能將若干路低速信號(hào)合并為一路高速信號(hào),以提高帶寬利用率和數(shù)據(jù)傳輸效率。文中在介紹數(shù)字復(fù)接系統(tǒng)的基礎(chǔ)上,采用VHDL對(duì)數(shù)字復(fù)分接系統(tǒng)進(jìn)行建模設(shè)計(jì)和實(shí)現(xiàn)。并利
  • 關(guān)鍵字: 數(shù)字復(fù)接系統(tǒng)  乒乓操作  先進(jìn)先出存儲(chǔ)器  FPGA  

LPC11Cx系列CAN總線位定時(shí)參數(shù)計(jì)算方法校正

  • 引言
    LPC11Cx系列是NXP公司的高性價(jià)比Cortex—M0構(gòu)架ARM微控制器產(chǎn)品,內(nèi)嵌CAN總線控制器。CAN總線位定時(shí)參數(shù)決定CAN總線能否按給定速率正常通信及其穩(wěn)定性,但在實(shí)踐中發(fā)現(xiàn),原版用戶手冊(cè)及國內(nèi)譯本在CA
  • 關(guān)鍵字: ARM  微控制器  通信  

JPEG2000數(shù)據(jù)壓縮的FPGA實(shí)現(xiàn)

  • 高性能的數(shù)據(jù)壓縮可以有效的減少數(shù)據(jù)對(duì)存儲(chǔ)空間和通信帶寬的要求,降低通信成本。為解決圖像數(shù)據(jù)的高壓縮性能問題,本文提出了基于JPEG2000標(biāo)準(zhǔn)的數(shù)據(jù)壓縮系統(tǒng)的FPGA實(shí)現(xiàn)方案。相對(duì)于軟件算法實(shí)現(xiàn)和其他硬件方法,采用FPGA硬件實(shí)現(xiàn)可降低系統(tǒng)復(fù)雜度提高性能。最終設(shè)計(jì)的IP核具有資源占用少,性能良好和便于擴(kuò)展等優(yōu)點(diǎn),能夠滿足通信傳輸和照相設(shè)備等應(yīng)用需求。
  • 關(guān)鍵字: JPEG2000  數(shù)據(jù)壓縮  FPGA  DWT  

基于NiosⅡ的單點(diǎn)自適應(yīng)控制器設(shè)計(jì)研究

  • 摘要 為了提高道路交叉口通行能力,設(shè)計(jì)了一種單點(diǎn)交叉口自適應(yīng)控制系統(tǒng)。系統(tǒng)采用SOPC方案,利用具有NiosⅡ軟核的FPGA芯片設(shè)計(jì)了控制器的硬件,井利用遺傳算法建立了信號(hào)配時(shí)優(yōu)化模型、VHDL語言進(jìn)行了遺傳算法的硬
  • 關(guān)鍵字: NiosⅡ  FPGA  單點(diǎn)交叉口  自適應(yīng)控制  遺傳算法硬件化  

高速實(shí)際據(jù)采集智能控制器的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:文章以嵌入式和數(shù)據(jù)采集技術(shù)為基礎(chǔ),研究設(shè)計(jì)并實(shí)現(xiàn)了基于ARM+FPGA體系架構(gòu)面向高速實(shí)時(shí)數(shù)據(jù)采集應(yīng)用的一種實(shí)用新型智能控制器。本文闡述了主處理器ARM最小系統(tǒng)、協(xié)處理器FPGA最小系統(tǒng)和ARM與FPGA通信接口等硬
  • 關(guān)鍵字: ARM  FPGA  智能控制器  高速實(shí)時(shí)數(shù)據(jù)采集  

基于ARM-Linux的MAX1303接口與驅(qū)動(dòng)程序設(shè)計(jì)

  • 針對(duì)數(shù)據(jù)采集與處理系統(tǒng)的應(yīng)用需求,設(shè)計(jì)了嵌入Linux的ARM9處理器LPC3250與16位AD采樣芯片MAX1303的硬件接口和驅(qū)動(dòng)程序。首先,描述了LPC3250和MAX1303的性能、特點(diǎn)以及硬件接口電路設(shè)計(jì)方案。然后,在硬件平臺(tái)的基礎(chǔ)上,詳細(xì)地闡述了嵌入式Linux下MAXl303驅(qū)動(dòng)程序的組成模塊和具體實(shí)現(xiàn)方法,并給出了部分源代碼以及對(duì)設(shè)備驅(qū)動(dòng)的測試方法。測試結(jié)果表明,系統(tǒng)工作正常、穩(wěn)定,采樣結(jié)果正確,具有實(shí)際工程應(yīng)用價(jià)值。
  • 關(guān)鍵字: ARM-Linux  MAX1303  接口  驅(qū)動(dòng)程序  

基于ARM的高分辨率壓電陶瓷驅(qū)動(dòng)電源

  • 根據(jù)壓電陶瓷微位移器對(duì)驅(qū)動(dòng)電源的需求,設(shè)計(jì)了壓電驅(qū)動(dòng)電源系統(tǒng)。詳細(xì)介紹了電源系統(tǒng)中的數(shù)字電路部分和模擬電路部分,并對(duì)驅(qū)動(dòng)電源的精度與穩(wěn)定性進(jìn)行了分析與改進(jìn)。最后對(duì)驅(qū)動(dòng)電源的性能進(jìn)行了實(shí)驗(yàn)驗(yàn)證,實(shí)驗(yàn)結(jié)果表明:所設(shè)計(jì)的電源輸出電壓噪聲低于0.43 mV、輸出最大非線性誤差低于0.024%、分辨率可達(dá)1.44 mV,能夠滿足高分辨率微位移定位系統(tǒng)中靜態(tài)定位控制的需求。
  • 關(guān)鍵字: ARM  分辨率  電陶瓷  驅(qū)動(dòng)電源  

基于X86平臺(tái)的ARM指令集模擬器的設(shè)計(jì)

  • 隨著嵌入式系統(tǒng)軟件的發(fā)展,以及嵌入式應(yīng)用在各個(gè)行業(yè)的普及,嵌入式系統(tǒng)開發(fā)已經(jīng)被越來越多的人所關(guān)注。目前,嵌入式軟件更新頻率快,因此要求開發(fā)者在短期內(nèi)能開發(fā)出具有針對(duì)型的應(yīng)用程序,然而嵌入式系統(tǒng)運(yùn)行環(huán)境往往是用戶制定,并且運(yùn)行在特定的硬件環(huán)境中。常規(guī)的軟件開發(fā)方法往往導(dǎo)致嵌入式系統(tǒng)開發(fā)效率低下,同時(shí)大幅提高了開發(fā)成本。因此,實(shí)現(xiàn)對(duì)嵌入式系統(tǒng)硬件環(huán)境的仿真能有效提高嵌入式系統(tǒng)開發(fā)效率。本文針對(duì)此問題,結(jié)合現(xiàn)有ARM體系架構(gòu)和指令集模擬器實(shí)現(xiàn)原理,提出了一套基于X86平臺(tái)的ARM指令集模擬器的設(shè)計(jì)方案。
  • 關(guān)鍵字: X86  ARM  模擬器  

基于ARM處理器S3C2440A的便攜式視頻展示臺(tái)的設(shè)計(jì)

  • 文中基于對(duì)微處理器S3C2440A的顯示控制模塊和高性能視頻D/A芯片ADV7120的研究,提出了一種便攜式視頻展示臺(tái)的設(shè)計(jì)方案。本方案采用130萬像素的OV9650攝像頭采集實(shí)物、文檔、圖片或者過程的圖像數(shù)據(jù),利用S3C2440自帶的LCD控制器來產(chǎn)生符合VGA顯示要求的時(shí)序邏輯,ADV7120將數(shù)字RGB信號(hào)轉(zhuǎn)換成VGA顯示需要的模擬彩色信號(hào)。通過TFT—LCD掃描顯示的時(shí)序與VGA掃描顯示時(shí)序的匹配來驅(qū)動(dòng)VGA顯示。測試結(jié)果表明,方案切實(shí)可行,達(dá)到正常顯示色彩信息的要求。
  • 關(guān)鍵字: S3C2440A  ARM  處理器  便攜式    

基于DSP+FPGA的多混沌實(shí)時(shí)視頻圖像加密系統(tǒng)

  • 針對(duì)視頻圖像在數(shù)字通信中存在著安全和隱私問題,提出了基于DSP+FPGA技術(shù)來實(shí)現(xiàn)實(shí)時(shí)視頻圖像加密的系統(tǒng)設(shè)計(jì)方案,并詳細(xì)介紹了多混沌加密算法在DSP和FPGA上的實(shí)現(xiàn)。實(shí)驗(yàn)結(jié)果表明多混沌實(shí)時(shí)視頻圖像加密增強(qiáng)了視頻圖像傳輸?shù)陌踩裕瑫r(shí)證明了本系統(tǒng)對(duì)實(shí)時(shí)視頻圖像能快速地進(jìn)行加密。
  • 關(guān)鍵字: FPGA  DSP  混沌  實(shí)時(shí)視頻    

基于USB3.0協(xié)議的PC與FPGA通信系統(tǒng)的設(shè)計(jì)

  • 摘要 針對(duì)USB2.0在高速數(shù)據(jù)采集系統(tǒng)中帶寬局限問題,設(shè)計(jì)了一款基于USB3.0總線的高速數(shù)據(jù)采集接口系統(tǒng)。通過對(duì)USB3.0的接口硬件系統(tǒng)、設(shè)備固件以及SLAVE FIFO與FPGA接口讀寫操作的設(shè)計(jì),并經(jīng)過實(shí)驗(yàn)測試,USB3.0硬
  • 關(guān)鍵字: FPGA  USB3.0固件  SLAVE FIFO  數(shù)據(jù)通信  

基于AD9854的MSK調(diào)制信號(hào)的產(chǎn)生

  • 基于實(shí)現(xiàn)簡單高效地產(chǎn)生MSK調(diào)制信號(hào)的目的,文中系統(tǒng)性地闡述了AD9854的工作原理、機(jī)制,探討了采用AD9854產(chǎn)生MSK 調(diào)制信號(hào)相比傳統(tǒng)方法的優(yōu)越性。同時(shí)詳細(xì)介紹了通過FPGA配置AD9854的方法,描述了硬件平臺(tái)的搭建并且列出了所有需配置寄存器列表。
  • 關(guān)鍵字: AD9854  MSK  FPGA  硬件平臺(tái)  寄存器  

基于ARM與FPGA的電力電源一體化監(jiān)控裝置

  • 為了滿足電力電源系統(tǒng)中復(fù)雜應(yīng)用場景的一體化監(jiān)控需求,文中提出了一種硬件設(shè)計(jì)方案。本方案基于TI公司的AM335x系列ARM Cortex-A8處理器和XILINX公司的Spanan-3系列的FPGA芯片,重點(diǎn)介紹了ARM與FPGA通信互聯(lián)以及其他特殊功能模塊的實(shí)現(xiàn)方法。實(shí)驗(yàn)結(jié)果表明本硬件系統(tǒng)有應(yīng)用價(jià)值高、性價(jià)比高、穩(wěn)定可靠、靈活多變等優(yōu)點(diǎn)。
  • 關(guān)鍵字: 電力電源一體化監(jiān)控  ARM Cortex―A8  FPGA  觸摸屏防靜電  
共10170條 178/678 |‹ « 176 177 178 179 180 181 182 183 184 185 » ›|

arm+fpga介紹

您好,目前還沒有人創(chuàng)建詞條arm+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473