EEPW首頁(yè) >>
主題列表 >>
算術(shù)邏輯單元
算術(shù)邏輯單元 文章 進(jìn)入算術(shù)邏輯單元技術(shù)社區(qū)
EDGE手機(jī)基帶處理設(shè)計(jì)的幾種實(shí)現(xiàn)方法評(píng)估
- 在無(wú)線(xiàn)市場(chǎng)上,EDGE協(xié)議已迅速為業(yè)者所接受,EDGE手機(jī)設(shè)計(jì)中支持多時(shí)隙傳輸、多種調(diào)制解調(diào)器/語(yǔ)音編譯碼器是基...
- 關(guān)鍵字: EDGE系統(tǒng) 基帶 DSP 語(yǔ)音編碼器 GMSK 形狀因子 算術(shù)邏輯單元 信道質(zhì)量 頻率誤差 音頻電路
如何用FPGA實(shí)現(xiàn)算法的硬件加速
- 當(dāng)設(shè)計(jì)者試圖從算法中獲得最佳性能但軟件方法已無(wú)計(jì)可施時(shí),可以嘗試通過(guò)硬件/軟件重新劃分來(lái)進(jìn)行加速。在64K...
- 關(guān)鍵字: 實(shí)現(xiàn)算法 CRC 硬件加速 FPGA 查找表 typedef const 算術(shù)邏輯單元 ALU 狀態(tài)寄存器
可編程語(yǔ)音壓縮專(zhuān)用處理器設(shè)計(jì)
- 摘要:為了提高通信系統(tǒng)的保密性,降低制造成本,需要進(jìn)行專(zhuān)用處理器的設(shè)計(jì)。TRl00芯片采用粗粒度可重構(gòu)體系結(jié)...
- 關(guān)鍵字: 語(yǔ)音 芯片 算法 指令格式 處理器設(shè)計(jì) 算術(shù)邏輯單元 累加器 乘法器 bi 寄存器組
共3條 1/1 1 |
算術(shù)邏輯單元介紹
您好,目前還沒(méi)有人創(chuàng)建詞條算術(shù)邏輯單元!
歡迎您創(chuàng)建該詞條,闡述對(duì)算術(shù)邏輯單元的理解,并與今后在此搜索算術(shù)邏輯單元的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)算術(shù)邏輯單元的理解,并與今后在此搜索算術(shù)邏輯單元的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473