并行總線 文章 進(jìn)入并行總線技術(shù)社區(qū)
針對Flash存儲特性的航天器大容量固態(tài)存儲技術(shù)
- 隨著航天任務(wù)的不斷豐富、航天探測技術(shù)的不斷提高(如探測器種類增多,相機(jī)分辨率提高等),中國空間站等重大戰(zhàn)略規(guī)劃的逐步實施,空間科技數(shù)據(jù)的采集速度與存儲總量需求大幅度攀升,對存儲器的容量、吞吐速率、數(shù)據(jù)管
- 關(guān)鍵字: 固態(tài)存儲器 Flash存儲特性 并行總線 流水線 Flash存儲系統(tǒng)
基于FPGA的ARM并行總線設(shè)計與仿真分析
- [導(dǎo)讀] 由于FPGA技術(shù)和ARM技術(shù)應(yīng)用越來越廣泛,通過設(shè)計并行總線接口來實現(xiàn)兩者之間的數(shù)據(jù)交換,可以較容易地解 ...
- 關(guān)鍵字: ARM 并行總線 機(jī)載雷達(dá)
RocketIO的高速串行通道設(shè)計與驗證
- 引 言 目前,多數(shù)計算機(jī)、嵌入式處理設(shè)備和通信設(shè)備都采用并行總線,但隨著芯片性能不斷提升和系統(tǒng)越來越復(fù)雜,數(shù)據(jù)傳輸帶寬已成為提高系統(tǒng)性能的瓶頸。雖然增大并行總線寬度可以提高芯片與芯片之間、背板與背板之間的數(shù)據(jù)吞吐量,但是數(shù)據(jù)線的增多和傳輸速率的加快會使PCB布線的難度提高,并且增加了信號延時和時鐘相位偏移。高速串行互連技術(shù)成為提高數(shù)據(jù)傳輸帶寬的有效解決途徑。 新的串行總線技術(shù)不斷涌現(xiàn),如新推出的串行總線標(biāo)準(zhǔn)有PCI-express、RapidI()、10Gigabit Etherne
- 關(guān)鍵字: 嵌入式 RocketIO 通信 并行總線 串行總線
共6條 1/1 1 |
并行總線介紹
您好,目前還沒有人創(chuàng)建詞條并行總線!
歡迎您創(chuàng)建該詞條,闡述對并行總線的理解,并與今后在此搜索并行總線的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對并行總線的理解,并與今后在此搜索并行總線的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473