首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 平臺設計

一種基于FPGA/DSP的靈巧干擾平臺設計與實現(xiàn)

  • 引 言
    目前,通信干擾的手段以信號大功率壓制為主,本質上屬于物理層能量干擾,存在效費比低,且容易暴露自身目標等缺點,而且隨著新的功率控制和信號處理技術的應用,通信大功率壓制干擾手段的應用遇到了瓶頸。
  • 關鍵字: FPGA  DSP  干擾  平臺設計    

基于FPGA的可配置通信平臺設計

  • 本文設計了一種基于FPGA的、通用可配置的通信開發(fā)與測試平臺。針對不同信道編碼和調制方式的組合,通過采用實時軟硬件重構技術,該平臺可以在短期內完成相應通信系統(tǒng)的構建、驗證和配置。
  • 關鍵字: FPGA  可配置  通信  平臺設計    

基于RVM的層次化SoC芯片驗證平臺設計及應用

  • 本文以SIM卡控制模塊的功能驗證為例,介紹了運用Synopsys Vera驗證工具以及RVM驗證方法學快速高效地搭建高質量驗證平臺的方法。文中詳細介紹了RVM驗證方法學以及RVM驗證平臺的結構。
  • 關鍵字: RVM  SoC  芯片驗證  平臺設計    
共18條 2/2 « 1 2

平臺設計介紹

您好,目前還沒有人創(chuàng)建詞條平臺設計!
歡迎您創(chuàng)建該詞條,闡述對平臺設計的理解,并與今后在此搜索平臺設計的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473