首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 定點乘法器

20×18位符號定點乘法器的FPGA實現(xiàn)

  • 摘要:在數(shù)字信號處理中經(jīng)常需要進行乘法運算,乘法器的設計對整個器件的性能有很大的影響,在此介紹20×18比特定點陣列乘法器的設計。采用基4-Booth算法和4-2壓縮的方案,并采用先進的集成電路工藝,使用SMIC O.18
  • 關鍵字: FPGA  符號  定點乘法器    
共1條 1/1 1

定點乘法器介紹

  定點乘法器   目錄   1乘法的基本規(guī)律   2第一代乘法器   3第二代乘法器   4第三代乘法器   1乘法的基本規(guī)律   首先看一下十進制數(shù)的乘法。為了方便起見,假定十進制數(shù)的各位要么為 1要么為0,例如 (1000) ×(1001) :   從上面的步驟我們可以看到:   (1)從右到左用乘數(shù)的每一位乘以被乘數(shù),每一次乘得的中間結果比上一次的結果往左移一位。    [ 查看詳細 ]

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473