The realization of digital watermarking based on FPGA程前 1 ,董長旭 1 ,廖媛媛 2(1.電子科學與工程學院,四川 成都 610000;2.電子科技大學,通信抗干擾技術國家級重點實驗室,四川 成都 610000)?????? 摘要:數(shù)字水印技術在信息安全、知識產(chǎn)權保護和認證等領域有著重要的功能和地位。本文基于現(xiàn)場可編程門陣列(FPGA),通過流水線設計,乒乓緩沖和分布式算法,實現(xiàn)8×8矩陣
利用分布式算法對FIR濾波器的硬件實現(xiàn)進行了探討,在數(shù)乘累加的理論上,對分布式算法的串行、并行和拆分查找表法的FPGA硬件實現(xiàn)方法進行了研究。結合FPGA查找表結構,兼顧資源及運行速度的要求,用拆分查找表的方法設計了16階8位常系數(shù)FIR濾波器,并在Quartus II 5.0下進行仿真,仿真結果驗證了該算法的有效性和實時性。
傳統(tǒng)數(shù)字濾波器硬件的實現(xiàn)主要采用專用集成電路(ASIC)和數(shù)字信號處理器(DSP)來實現(xiàn)。FPGA內(nèi)部的功能塊中采用了SRAM的查找表(lo-ok up table,LUT)結構,這種結構特別適用于并行處理結構,相對于傳統(tǒng)方法來