EEPW首頁(yè) >>
主題列表 >>
中斷機(jī)制
中斷機(jī)制 文章 進(jìn)入中斷機(jī)制技術(shù)社區(qū)
解析UC/OS-II時(shí)鐘中斷技術(shù)
- 時(shí)鐘節(jié)拍是特定的周期性中斷。這個(gè)中斷可以看作是系統(tǒng)心臟的脈動(dòng)。中斷之間的時(shí)間間隔取決于不同的應(yīng)用,一般在10mS到200mS之間。時(shí)鐘的節(jié)拍式中斷使得內(nèi)核可以將任務(wù)延時(shí)若干個(gè)整數(shù)時(shí)鐘節(jié)拍,以及當(dāng)任務(wù)等待事件發(fā)生時(shí),提供等待超時(shí)的依據(jù)。時(shí)鐘節(jié)拍率越快,系統(tǒng)的額外開(kāi)銷(xiāo)就越大。 1、系統(tǒng)中斷與時(shí)鐘節(jié)拍 1.1、 系統(tǒng)中斷 中斷是一種硬件機(jī)制,用于通知CPU有個(gè)異步事件發(fā)生了。中斷一旦被系統(tǒng)識(shí)別,CPU則保存部分(或全部)現(xiàn)場(chǎng)(context),即部分(或全部)寄存器的值,跳轉(zhuǎn)到專(zhuān)門(mén)的子程序
- 關(guān)鍵字: UC/OS-II 時(shí)鐘 中斷機(jī)制
共2條 1/1 1 |
中斷機(jī)制介紹
目錄
1 中斷機(jī)制
2 中斷機(jī)制的本質(zhì)
中斷機(jī)制
眾所周知,處理器的速度跟外圍硬件設(shè)備的速度往往不在一個(gè)數(shù)量級(jí)上,因此,如果內(nèi)核采取讓處理器向硬件發(fā)出一個(gè)請(qǐng)求,然后專(zhuān)門(mén)等待回應(yīng)的辦法,顯然降低內(nèi)核效率。
既然硬件的響應(yīng)這么慢,那么內(nèi)核就應(yīng)該在此期間處理其他事務(wù),等到硬件真正完成了請(qǐng)求的操作之后,再回過(guò)頭來(lái)對(duì)它進(jìn)行處理。想要實(shí)現(xiàn)這種功能,輪詢(polling)可能會(huì) [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473