- 本文將探討如何以最少零件、最低復(fù)雜度及最節(jié)省成本的方法,針對閘極驅(qū)動、隔離感測與通訊電路,設(shè)計隔離式電源供應(yīng)電路。當(dāng)輸入電壓較低,而且電路通電時允許少許(5%) 電壓偏差,就能夠使用這種電路?! D 1 的
- 關(guān)鍵字:
供應(yīng) 電路設(shè)計 電源 隔離 設(shè)計 成本
- 搞過產(chǎn)品的朋友都有體會,一個設(shè)計看似簡單,硬件設(shè)計和代碼編寫很快就搞定,但在調(diào)試過程中卻或多或少的意外,這些都是抗干擾能力不夠的體現(xiàn)。 下面討論一下如何讓你的設(shè)計避免走彎路: 抗干擾體現(xiàn)在2個方面,
- 關(guān)鍵字:
設(shè)計 走彎路 如何 抗干擾 單片機 提高
- 先掃個盲,在電力系統(tǒng)中,頻率質(zhì)量對社會和電力企業(yè)的影響非常重大。眾所周知,電網(wǎng)頻率是電能質(zhì)量三大指標(biāo)之一,電網(wǎng)的頻率反映了發(fā)電有功功率和負(fù)荷之間的平衡關(guān)系,是電力系統(tǒng)運行的重要控制參數(shù),與廣大用戶的電
- 關(guān)鍵字:
系統(tǒng) 設(shè)計 軟硬件 控制 發(fā)電 自動
- 針對目前我軍偵察分隊和射擊指揮分隊野外訓(xùn)練時,各種目標(biāo)設(shè)置、顯示費時費力、安全隱患大等諸多問題,本文提出基于MSP430F149單片機設(shè)計目標(biāo)指示器,以滿足部隊野外訓(xùn)練時快速設(shè)置目標(biāo),并能根據(jù)不同的戰(zhàn)術(shù)需要靈活
- 關(guān)鍵字:
設(shè)計 應(yīng)用 指示器 目標(biāo) 單片機 MSP430F149
- 采用FPGA與SRAM的大容量數(shù)據(jù)存儲的設(shè)計,1 前言 針對FPGA中內(nèi)部BlockRAM有限的缺點,提出了將FPGA與外部SRAM相結(jié)合來改進(jìn)設(shè)計的方法,并給出了部分VHDL程序?! ? 硬件設(shè)計 這里將主要討論以Xilinx公司的FPGA(XC2S600E-6fg456)和ISSI公司的SRAM(IS61LV
- 關(guān)鍵字:
存儲 設(shè)計 數(shù)據(jù) 大容量 FPGA SRAM 采用
- 采用上位機與FPGA開發(fā)板的光纖通道接口適配器設(shè)計,隨著存儲技術(shù)的迅速發(fā)展,存儲容量得到了迅速的增長,存儲系統(tǒng)的數(shù)據(jù)傳輸速度成為了主要的瓶頸。光纖的傳輸具有其速度上的優(yōu)勢,然而,在光纖傳輸要受到光纖通道接口的限制,因此光纖通道應(yīng)用于高速數(shù)據(jù)傳輸?shù)囊粋€關(guān)
- 關(guān)鍵字:
接口 適配器 設(shè)計 通道 光纖 上位 FPGA 開發(fā) 采用
- 系統(tǒng)芯片ZSU32在SoC芯片設(shè)計中的應(yīng)用,本文針對中山大學(xué)ASIC設(shè)計中心自主開發(fā)的一款系統(tǒng)芯片ZSU32,以Synopsys公司的Design Compiler為綜合工具,探索了對SoC芯片進(jìn)行綜合的設(shè)計流程和方法,特別對綜合過程的時序約束進(jìn)行了詳細(xì)討論,提出了有效的綜合約束
- 關(guān)鍵字:
芯片 應(yīng)用 設(shè)計 ZSU32 系統(tǒng) SoC
- ARM啟動代碼的設(shè)計分析,ARM體系結(jié)構(gòu) 目前,ARM系列的通用32位RISC微處理器有ARM7、ARM9、ARM9E、ARM10等多個產(chǎn)品,這些處理器可以工作于7種模式下。除User模式以外的其它模式都叫做特權(quán)模式,除User和System以外的其它5種模式叫做異常模
- 關(guān)鍵字:
分析 設(shè)計 代碼 啟動 ARM
- 支持汽車電子的嵌入式編程接口庫的內(nèi)容和設(shè)計方法介紹, 本文介紹的柴油機電控系統(tǒng)嵌入式軟件平臺就是面向汽車電子,遵循OSEK標(biāo)準(zhǔn),應(yīng)用于汽車動力總成控制的系統(tǒng)平臺。 軟件平臺由微型系統(tǒng)內(nèi)核和應(yīng)用編程接口庫組成。嵌入式操作系統(tǒng)內(nèi)核負(fù)責(zé)任務(wù)調(diào)度及事件處理等,編程接
- 關(guān)鍵字:
設(shè)計 方法 介紹 內(nèi)容 接口 汽車電子 嵌入式 編程 支持
- 如何設(shè)計一個穩(wěn)定可靠的狀態(tài)機,隨著大規(guī)模和超大規(guī)模FPGA/CPLD器件的誕生和發(fā)展,以HDL(硬件描述語言)為工具、FPGA/CPLD器件為載體的EDA技術(shù)的應(yīng)用越來越廣泛.從小型電子系統(tǒng)到大規(guī)模SOC(Systemonachip)設(shè)計,已經(jīng)無處不在.在FPGA/CPLD設(shè)計中,狀態(tài)機
- 關(guān)鍵字:
可靠 狀態(tài) 穩(wěn)定 一個 設(shè)計 如何
- FPGA/EPLD的自上而下設(shè)計方法及其優(yōu)缺點介紹,FPGA/EPLD的自上而下(Top-Down)設(shè)計方法: 傳統(tǒng)的設(shè)計手段是采用原理圖輸入的方式進(jìn)行的,如圖1所示。通過調(diào)用FPGA/EPLD廠商所提供的相應(yīng)物理元件庫,在電路原理圖中繪制所設(shè)計的系統(tǒng),然后通過網(wǎng)表轉(zhuǎn)換產(chǎn)生某一特
- 關(guān)鍵字:
缺點 介紹 及其 方法 自上而下 設(shè)計 FPGA/EPLD
- 摘要:通過對某型號開關(guān)電源的電磁兼容性進(jìn)行分析和測試,提出了針對此開關(guān)電源的干擾抑制濾波器的有效設(shè)計方法,并利用PSpice軟件進(jìn)行了濾波器的設(shè)計與仿真。遵循設(shè)計方法,針對該開關(guān)電源的電磁干擾(EMI)濾波器已經(jīng)
- 關(guān)鍵字:
設(shè)計 實現(xiàn) 濾波器 EMI 開關(guān)電源 基于
- 摘要:針對衛(wèi)星便攜站窄波束天線找星難度大、對星耗時多、對星精度差的問題,設(shè)計并實現(xiàn)了一個附加在實裝設(shè)備上的自動對星工具,以PIC單片機為核心,通過采集和處理GPS數(shù)據(jù)、方位俯仰傳感器數(shù)據(jù)和衛(wèi)星信號強度數(shù)據(jù),
- 關(guān)鍵字:
設(shè)計 實現(xiàn) 系統(tǒng) 自動 便攜 天線 衛(wèi)星
- 在工業(yè)應(yīng)用中常使用傳感器測量參數(shù),但傳感器信號一般較弱,并不適合遠(yuǎn)距離傳輸,而且非線性效果不理想,達(dá)不到較高的精度需求。本文將DSP和eCAN(增強型控制器局域網(wǎng))總線技術(shù)應(yīng)用于智能變送器中,以TMS320F2812為核
- 關(guān)鍵字:
軟硬件 設(shè)計 變送器 智能 TMS320F2812 高精度 采用
- 1 概論目前,大部分照明設(shè)備仍以傳統(tǒng)能源來照明,充分利用太陽能作為照明設(shè)備的能源供給,在節(jié)約能源、保護(hù)環(huán)境等方面具有重要意義。2 控制器整體結(jié)構(gòu) 太陽能光伏板接入光伏信號處理電路,光伏電壓經(jīng)PWM充電控
- 關(guān)鍵字:
控制器 設(shè)計 金鹵燈 單片機 C8051F920 基于
“設(shè)計介紹
您好,目前還沒有人創(chuàng)建詞條“設(shè)計!
歡迎您創(chuàng)建該詞條,闡述對“設(shè)計的理解,并與今后在此搜索“設(shè)計的朋友們分享。
創(chuàng)建詞條