新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于FPGA的SoC/IP驗(yàn)證平臺(tái)的設(shè)計(jì)與應(yīng)用

基于FPGA的SoC/IP驗(yàn)證平臺(tái)的設(shè)計(jì)與應(yīng)用

作者: 時(shí)間:2017-06-05 來(lái)源:網(wǎng)絡(luò) 收藏

SoC (系統(tǒng)芯片)是大規(guī)模集成電路的發(fā)展趨勢(shì)。SoC設(shè)計(jì)必須依靠完整的來(lái)保證其正確性?;?a class="contentlabel" href="http://2s4d.com/news/listbylabel/label/FPGA">FPGA的驗(yàn)證平臺(tái)能夠縮短SoC驗(yàn)證時(shí)間,并提高驗(yàn)證工作的可靠性,還具有可重用性。本文利用Altera公司的設(shè)計(jì)了一個(gè)基于片上總線(xiàn)的SoC原型驗(yàn)證平臺(tái),并將VxWorks嵌入式操作系統(tǒng)應(yīng)用于此平臺(tái),通過(guò)軟硬件協(xié)同驗(yàn)證的方法,驗(yàn)證了平臺(tái)的可靠性。該平臺(tái)在CF卡及通用智能卡SoC芯片驗(yàn)證中得以應(yīng)用。

基于的SoC+IP驗(yàn)證平臺(tái)的設(shè)計(jì)與應(yīng)用.pdf

本文引用地址:http://2s4d.com/article/201706/349184.htm


評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉